[发明专利]一种时钟配置系统及方法在审
申请号: | 202010576988.1 | 申请日: | 2020-06-22 |
公开(公告)号: | CN113900477A | 公开(公告)日: | 2022-01-07 |
发明(设计)人: | 杨健;杨婧;周朋 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 潘登 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 配置 系统 方法 | ||
本申请实施例公开了一种时钟配置系统及方法。包括:时钟生成电路及通信模块;所述通信模块包括配置单元、时钟管理单元及通信电路;时钟生成电路与通信模块中的时钟管理单元相连;时钟管理单元与通信电路相连;通信电路与配置单元相连;时钟生成电路用于向所述通信模块提供参考时钟;所述配置单元用于配置所述通信电路中数据传输的线速率及数据位宽,并根据所述线速率和所述数据位宽确定时钟分频系数,将时钟分频系数配置于所述时钟管理单元;时钟管理单元用于根据所述参考时钟和所述时钟分频系数确定工作时钟频率,并将所述工作时钟频率提供至所述通信电路。由配置的线速率及数据位宽确定工作时钟频率,可以降低通信模块中时钟配置的复杂度。
技术领域
本申请实施例涉及通信领域,尤其涉及一种时钟配置系统及方法。
背景技术
在日益复杂的通信系统中,随着数据传输量的剧增,各种通信协议支持的速率越来越高,单各通信模块内集成的数据传输通道的数目越来越多。单条通道内部发送方向和接收方向线速率完全独立,每条通道彼此间线速率独立,发送和接收方向采样频率完全独立。上述特征在带来数据处理能力强大,使用灵活的优势的同时,由于AD/DA的采样频率和传输通道线速率的组合越来越多,设计规模越来越庞大,若继续使用传统的时钟设计配置方式,不仅会增加系统的复杂性,使得时钟配置的难度也越来越大。
发明内容
本申请实施例提供一种时钟配置系统及方法,可以降低通信模块中时钟配置的复杂度。
为了实现上述目的,本申请实施例提供了一种时钟配置系统,包括:时钟生成电路及通信模块;所述通信模块包括配置单元、时钟管理单元及通信电路;
所述时钟生成电路与所述通信模块中的时钟管理单元相连;所述时钟管理单元与所述通信电路相连;所述通信电路与所述配置单元相连;
所述时钟生成电路用于向所述通信模块提供参考时钟;所述配置单元用于配置所述通信电路中数据传输的线速率及数据位宽,并根据所述线速率和所述数据位宽确定时钟分频系数,将所述时钟分频系数配置于所述时钟管理单元;所述时钟管理单元用于根据所述参考时钟和所述时钟分频系数确定工作时钟频率,并将所述工作时钟频率提供至所述通信电路。
为了实现上述目的,本申请实施例提供了一种时钟配置方法,由本申请实施例所述的时钟配置系统执行,包括:
接收参考时钟,并获取配置的数据传输的线速率及数据位宽;
根据所述线速率和所述数据位宽确定时钟分频系数;
根据所述时钟分频系数和所述参考时钟确定工作时钟频率;
将所述工作时钟频频率提供至通信模块。
本申请实施例提出的一种时钟配置系统及方法,包括:时钟生成电路及通信模块;通信模块包括配置单元、时钟管理单元及通信电路;时钟生成电路用于向通信模块提供参考时钟;配置单元用于配置通信电路中数据传输的线速率及数据位宽,并根据线速率和数据位宽确定时钟分频系数,将时钟分频系数配置于时钟管理单元;时钟管理单元用于根据参考时钟和时钟分频系数确定工作时钟频率,并将工作时钟频率提供至通信电路。由配置的线速率及数据位宽确定工作时钟频率,通信电路中多个发送通道及多个接收通道共用一个工作时钟频率,不会因为发送通道及接收通道数目的增加而增加时钟数量,简化了时钟配置的过程,可以降低通信模块中时钟配置的复杂度。
附图说明
图1是本申请实施例中的一种时钟配置系统的结构示意图;
图2是本申请实施例中的一种时钟配置系统的结构示意图;
图3是本申请实施例中的一种时钟配置方法的流程图图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010576988.1/2.html,转载请声明来源钻瓜专利网。