[发明专利]数据驱动电路在审
申请号: | 202010717503.6 | 申请日: | 2020-07-23 |
公开(公告)号: | CN113054985A | 公开(公告)日: | 2021-06-29 |
发明(设计)人: | 崔恩志 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | H03K19/00 | 分类号: | H03K19/00 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 刘久亮;黄纶伟 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据 驱动 电路 | ||
一种数据驱动电路可以包括触发电路和预驱动器。触发电路可以被配置为阻挡用于发送数据的多个信号路径中的除了与当前选择的驱动强度相对应的信号路径之外的其余信号路径。预驱动器可以被配置为使用根据多个阻抗控制代码确定的阻抗来驱动通过与当前选择的驱动强度相对应的信号路径而发送的数据。
技术领域
各种实施方式总体上可能涉及一种半导体电路,并且更具体地,涉及一种数据驱动电路。
背景技术
半导体电路可以包括被配置为向外部装置输出数据的数据驱动电路。
数据驱动电路可以被设计为实现与半导体装置的驱动强度和端接的规格相对应的各种阻抗。
发明内容
根据本公开的一个实施方式,数据驱动电路可以包括触发电路和预驱动器。触发电路可以被配置为阻挡用于发送数据的多个信号路径中的除了与当前选择的驱动强度相对应的信号路径之外的其余信号路径。预驱动器可以被配置为使用根据多个阻抗控制代码确定的阻抗来驱动通过与当前选择的驱动强度相对应的信号路径而发送的数据。
附图说明
从以下结合附图的详细描述中,将更清楚地理解本公开的主题的上述和其他方面、特征和优点,在附图中:
图1示出了根据示例实施方式的数据驱动电路;
图2示出了图1的触发电路;
图3示出了图1的预驱动器;
图4示出了图3的预上拉驱动单元;
图5示出了图3的预下拉驱动单元;
图6示出了图1的主驱动器;
图7示出了图1的阻抗校准电路;
图8示出了根据一个实施方式的数据驱动电路;
图9示出了图8的触发电路;
图10示出了图8的预驱动器;
图11示出了图10的预上拉驱动单元;以及
图12示出了图10的预下拉驱动单元。
具体实施方式
参照附图详细描述本教导的各种实施方式。附图是各种实施方式(和中间结构)的示意表示。这样,可以预期由于例如制造技术和/或公差而导致图示的配置和形状的变化。因此,所描述的实施方式不应被解释为限于这里所示出的特定配置和形状,而是可以包括不脱离由所附权利要求书限定的本教导的精神和范围的配置和形状上的偏差。
本文中部分参考本教导的理想化实施方式的截面图和/或平面图来描述本教导。然而,本教导的实施方式不应被解释为限制性的。尽管示出并描述了本教导的一些实施方式,但是本领域普通技术人员将理解,可以在不脱离本教导的原理和精神的情况下对这些实施方式进行改变。
一些实施方式设计提供能够简化逻辑并降低功耗的数据驱动电路。
图1是示出根据示例实施方式的数据驱动电路100的图。
参照图1,数据驱动电路100可以包括触发电路101、预驱动器102和主驱动器103。
此外,该示例实施方式的数据驱动电路100还可以包括阻抗校准电路105。
触发电路101可以根据具有相位差的多个时钟信号RCLKDO和FCLKDO锁存多个第一数据RDATA和FDATA,以输出多个第二数据RDATASJ:0和FDATASJ:0。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010717503.6/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置