[发明专利]一种缓冲器、时钟网格电路和信号驱动方法有效
申请号: | 202010760899.2 | 申请日: | 2020-07-31 |
公开(公告)号: | CN111934684B | 公开(公告)日: | 2022-12-20 |
发明(设计)人: | 陈冰玉 | 申请(专利权)人: | 新华三半导体技术有限公司 |
主分类号: | H03M1/06 | 分类号: | H03M1/06;H03K5/135 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 四川省成都市中国(四川)自由*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 缓冲器 时钟 网格 电路 信号 驱动 方法 | ||
1.一种缓冲器,其特征在于,包括:至少一个缓冲单元,每个缓冲单元的至少一侧设置有去耦单元,每个缓冲单元布局一条电源线和一条地线;为该缓冲单元设置的去耦单元与该缓冲单元共用电源线和/或地线,当与该缓冲单元共用电源线时,该去耦单元与该缓冲单元相邻的缓冲单元共用为所述相邻的缓冲单元布局的地线;当与该缓冲单元共用地线时,该去耦单元与该缓冲单元相邻的缓冲单元共用为所述相邻的缓冲单元布局的电源线,其中:
所述去耦单元,用于稳定所述缓冲器的电源电压;
每条电源线,用于与电源的输入端连接;
每条地线,用于与地端连接。
2.根据权利要求1所述的缓冲器,其特征在于,每个缓冲单元的至少一侧还设置有衬底单元,以使为该缓冲单元设置的去耦单元和衬底单元包围该缓冲单元,其中:所述衬底单元用于防止所述缓冲器出现闩锁效应,其中:
为该缓冲单元设置的衬底单元与该缓冲单元共用电源线和/或地线,当该衬底单元与该缓冲单元共用电源线时,该衬底单元与该缓冲单元相邻的缓冲单元共用为所述相邻的缓冲单元布局的地线;当该衬底单元与该缓冲单元共用地线时,该衬底单元与该缓冲单元相邻的缓冲单元共用为所述相邻的缓冲单元布局的电源线。
3.根据权利要求2所述的缓冲器,其特征在于,每个缓冲单元的左上侧、左侧、左下侧、右侧设置有去耦单元,该缓冲单元的右上侧和右下侧设置有衬底单元。
4.根据权利要求2或3所述的缓冲器,其特征在于,相邻的缓冲单元共用去耦单元和衬底单元。
5.根据权利要求1所述的缓冲器,其特征在于,所述缓冲器还包括天线单元,所述天线单元用于消除所述缓冲器的天线效应,其中:
所述天线单元的数量和所述天线单元在所述缓冲器中的位置由所述缓冲器包括的缓冲单元的数量决定。
6.根据权利要求1所述的缓冲器,其特征在于,所述缓冲器还包括多层金属线,各层金属线之间按照网格状的布线方式布局。
7.根据权利要求1所述的缓冲器,其特征在于,各个缓冲单元之间以横向和/或纵向的方式排列。
8.根据权利要求1所述的缓冲器,其特征在于,所述缓冲器的驱动能力由其内的各个缓冲单元之间的布局关系决定。
9.一种时钟网格电路,其特征在于,包括如权利要求1~8任一所述的缓冲器。
10.一种信号驱动方法,其特征在于,应用于包括如权利要求1~8任一所述的缓冲器的集成电路中,所述方法包括:
通过所述缓冲器输出时钟信号;
利用所述时钟信号驱动所述集成电路工作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新华三半导体技术有限公司,未经新华三半导体技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010760899.2/1.html,转载请声明来源钻瓜专利网。