[发明专利]具有快速锁定频率功能的锁相环电路在审

专利信息
申请号: 202010872291.9 申请日: 2020-08-26
公开(公告)号: CN111884652A 公开(公告)日: 2020-11-03
发明(设计)人: 王远;杨腾腾;张财元;武泽东 申请(专利权)人: 天津七一二通信广播股份有限公司
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 天津中环专利商标代理有限公司 12105 代理人: 胡京生
地址: 300462 天津市滨海*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 具有 快速 锁定 频率 功能 锁相环 电路
【权利要求书】:

1.一种具有快速锁定频率功能的锁相环电路,包括控制电路单元和锁相环电路单元,其特征在于:控制单元由STM32F106RCT6单片机组成, 还包括由R1,C3,SW1组成的复位电路接STM32F106RCT6单片机端口7、由电容C1、C2和晶振Y2组成时钟电路接STM32F106RCT6单片机端口5、端口6,锁相环电路单元由PLL芯片组成的外围电路、环路滤波器LPF以及压控振荡器VCO组成,PLL芯片选用LMX2571,环路滤波器LPF由电阻R4和R5,电容C4、C5、C6组成,电阻R5一端接PLL芯片端口9,另一端连接电阻R4,电阻R4另一端连接压控振荡器VCO一端,VCO另一端串接电容C7、电阻R3后接地,电容 C4、C5、C6一端接地,另一端分别并联在电阻R4、R5两端,开关采用TS5A21366并接在PLL芯片的端口7、端口8,开关的一端串接电阻R2接PLL芯片端口9,另一端接地;控制电路单元和锁相环电路单元连接为,单片机的15引脚、16引脚、17引脚作为SPI总线的接口,分别与LMX2571芯片的4引脚、3引脚、2引脚相连接,单片机的51引脚与LMX2571的5引脚相连接,单片机的52引脚与LMX2571的6引脚相连接,有源晶振采用DSA321SDA连接在LMX2571的1脚上。

2.采用权利要求1所述的具有快速锁定频率功能的锁相环电路的功能实现方法,其特征在于: 功能实现方法为单片机STM32F106RCT6通过SPI总线对PLL芯片的寄存器进行写操作控制,PLL芯片同时通过环路滤波器LPF及VCO电路可以实现对频率的控制,通过调节PLL芯片的1引脚所连接晶振的外围电路,使其输入稳定的参考频率,然后通过LMX2571内部的R分频器得到频率F1;PLL芯片LMX2571的5引脚CE端口为使能端,高电平正常工作,单片机通过PLL芯片LMX2571的5引脚实现对LMX2571的使能控制;LMX2571的6引脚TrCtl端口为频率选择端,单片机的高低电平通过PLL芯片LMX2571的6引脚端口实现对LMX2571的寄存器F1、F2切换的控制,并利用开关TS5A21366进行快速切换锁定需要的频率,单片机对LMX2571的寄存器进行写操作配置,使LMX2571的9引脚CPoutExt端口输出一个电压信号,此信号经过环路滤波器LPF进入压控振荡器VCO,通过外加电压控制振荡频率,即通过CPoutExt端口输出的电压信号控制VCO产生频率F,此频率F通过C7、C8进入LMX2571的10引脚Fin端口,对此频率F与参考频率分频后得到的频率F1进行相除,得到数据N,进一步得出数据N的整数部分和小数部分,将此整数部分和小数部分的数据以及对LMX2571配置的数据通过单片机利用SPI总线写进LMX2571的寄存器中,就可以实现对频率的控制。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津七一二通信广播股份有限公司,未经天津七一二通信广播股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202010872291.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top