[发明专利]具有快速锁定频率功能的锁相环电路在审
申请号: | 202010872291.9 | 申请日: | 2020-08-26 |
公开(公告)号: | CN111884652A | 公开(公告)日: | 2020-11-03 |
发明(设计)人: | 王远;杨腾腾;张财元;武泽东 | 申请(专利权)人: | 天津七一二通信广播股份有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 天津中环专利商标代理有限公司 12105 | 代理人: | 胡京生 |
地址: | 300462 天津市滨海*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 快速 锁定 频率 功能 锁相环 电路 | ||
本发明涉及一种具有快速锁定频率功能的锁相环电路,包括控制电路单元和锁相环电路单元,控制单元由STM32F106RCT6单片机组成,还包括由R1、C3、SW1组成的复位电路接单片机端口7、由电容C1、C2和晶振Y2组成时钟电路接单片机端口5、端口6,锁相环电路单元由PLL芯片组成的外围电路、环路滤波器(LPF)及压控振荡器(VCO)组成,PLL芯片选用LMX2571,单片机对LMX2571的寄存器进行写操作配置,会使LMX2571的9引脚CPoutExt端口输出一个电压信号,此信号经过LPF进入VCO电路,产生频率F,频率F与LMX2571参考频率分频后得到的频率F1相除,得数据N,将此数据以及对LMX2571配置的数据通过单片机写进LMX2571的寄存器中,实现对频率的控制。具有快速锁定频率功能,并且精度高,稳定性强,相位噪声低。
技术领域
本发明涉及一种无线通信电路的反馈控制电路,特别涉及一种具有快速锁定频率功能的锁相环电路。
背景技术
锁相环(Phase Locked Loop,简称PLL)作为一种典型的反馈控制电路,利用外部输入信号控制环路内部信号的频率和相位,产生高频本振信号,实现收发机信号的发射、调频信号解调等方面,是无线通信射频收发系统的关键部件之一,锁相环的优良性能是保证高质量通信的前提。锁相环技术虽已有多年,采用过整数分频技术和小数分频技术,但存在锁定时间慢,精度低的问题,本专利采用一种小数分频技术,提供一种快速锁定频率的技术,可以快速锁定频率,并且精度高,稳定性强,相位噪声低。
发明内容
鉴于实际生产需要,本发明提出了一种具有快速锁定频率功能的锁相环电路,具有快速锁定频率功能,并且精度高,稳定性强,具体技术方案是,一种具有快速锁定频率功能的锁相环电路,包括控制电路单元和锁相环电路单元,其特征在于:控制单元由STM32F106RCT6单片机组成, 还包括由R1,C3,SW1组成的复位电路接STM32F106RCT6单片机端口7、由电容C1、C2和晶振Y2组成时钟电路接STM32F106RCT6单片机端口5、端口6,锁相环电路单元由PLL芯片组成的外围电路、环路滤波器LPF以及压控振荡器VCO组成,PLL芯片选用LMX2571,环路滤波器LPF由电阻R4和R5,电容C4、C5、C6组成,电阻R5一端接PLL芯片端口9,另一端连接电阻R4,电阻R4另一端连接压控振荡器VCO一端,VCO另一端串接电容C7、电阻R3后接地,电容 C4、C5、C6一端接地,另一端分别并联在电阻R4、R5两端,开关采用TS5A21366并接在PLL芯片的端口7、端口8,开关的一端串接电阻R2接PLL芯片端口9,另一端接地;控制电路单元和锁相环电路单元连接为,单片机的15引脚、16引脚、17引脚作为SPI总线的接口,分别与LMX2571芯片的4引脚、3引脚、2引脚相连接,单片机的51引脚与LMX2571的5引脚相连接,单片机的52引脚与LMX2571的6引脚相连接,有源晶振采用DSA321SDA连接在LMX2571的1脚上。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津七一二通信广播股份有限公司,未经天津七一二通信广播股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010872291.9/2.html,转载请声明来源钻瓜专利网。