[发明专利]用于减轻编程干扰的设备和方法在审
申请号: | 202010882916.X | 申请日: | 2020-08-28 |
公开(公告)号: | CN112447246A | 公开(公告)日: | 2021-03-05 |
发明(设计)人: | D·坎塔雷利;A·毕维努提;M·E·贝尔图乔 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C16/34 | 分类号: | G11C16/34 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 减轻 编程 干扰 设备 方法 | ||
1.一种操作存储器的方法,所述方法包括:
对串联连接存储器单元串的特定存储器单元执行读出操作,其中所述串联连接存储器单元串的每个存储器单元连接到多条存取线中的相应存取线;
使所述多条存取线中用于所述串联连接存储器单元串的第二存储器单元的所述相应存取线放电到第一电压电平;
使所述多条存取线中用于所述特定存储器单元的所述相应存取线放电到高于所述第一电压电平的第二电压电平;以及
使所述多条存取线中用于所述串联连接存储器单元串的第三存储器单元的所述相应存取线放电到低于所述第二电压电平并且高于所述第一电压电平的第三电压电平。
2.根据权利要求1所述的方法,其进一步包括:
向所述多条存取线中用于所述特定存储器单元的所述相应存取线施加编程脉冲,而不使所述多条存取线中用于所述特定存储器单元的所述相应存取线放电到所述第一电压电平,并且不使所述多条存取线中用于所述第三存储器单元的所述相应存取线放电到所述第一电压电平。
3.根据权利要求1所述的方法,其中所述第二存储器单元位于所述串联连接存储器单元串的所述特定存储器单元与一端之间,并且其中所述第三存储器单元位于所述串联连接存储器单元串的所述特定存储器单元与不同端之间。
4.根据权利要求3所述的方法,其中所述串联连接存储器单元串的所述不同端是所述串联连接存储器单元串的最靠近选择性地连接到所述串联连接存储器单元串的数据线的端。
5.根据权利要求3所述的方法,其进一步包括:
在使所述多条存取线中用于所述第二存储器单元的所述相应存取线放电的同时使所述多条存取线中用于位于所述串联连接存储器单元串的所述特定存储器单元与所述一端之间的一或多个另外的存储器单元的所述相应存取线放电到所述第一电压电平。
6.根据权利要求5所述的方法,其中在使所述多条存取线中用于所述第二存储器单元的所述相应存取线放电的同时使所述多条存取线中用于位于所述串联连接存储器单元串的所述特定存储器单元与所述一端之间的所述一或多个另外的存储器单元的所述相应存取线放电包括使所述多条存取线中位于所述多条存取线中用于所述串联连接存储器单元串的紧邻所述特定存储器单元的第四存储器单元的所述相应存取线与所述多条存取线中用于所述串联连接存储器单元串的边缘虚设存储器单元的所述相应存取线之间的每条存取线放电。
7.根据权利要求3所述的方法,其中使所述多条存取线中用于所述第三存储器单元的所述相应存取线放电包括使所述多条存取线中用于所述串联连接存储器单元串的紧邻所述特定存储器单元的存储器单元的所述相应存取线放电。
8.根据权利要求3所述的方法,其中使所述多条存取线中用于所述第三存储器单元的所述相应存取线放电包括使所述多条存取线中用于所述串联连接存储器单元串的紧邻所述特定存储器单元的连续多个存储器单元的所述相应存取线放电。
9.根据权利要求3所述的方法,其进一步包括:
使所述多条存取线中用于第四存储器单元的所述相应存取线放电到低于所述第三电压电平并且高于所述第一电压电平的第四电压电平,
其中所述第四存储器单元位于所述串联连接存储器单元串的所述第三存储器单元与所述不同端之间。
10.根据权利要求1所述的方法,其中使所述多条存取线中用于所述特定存储器单元的所述相应存取线放电、使所述多条存取线中用于所述第二存储器单元的所述相应存取线放电和使所述多条存取线中用于所述第三存储器单元的所述相应存取线放电同时开始。
11.根据权利要求1所述的方法,其中使所述多条存取线中用于所述第二存储器单元的所述相应存取线放电到所述第一电压电平包括使所述多条存取线中用于所述第二存储器单元的所述相应存取线放电到参考电位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010882916.X/1.html,转载请声明来源钻瓜专利网。