[发明专利]存储装置及其操作方法在审
申请号: | 202010986729.6 | 申请日: | 2020-09-18 |
公开(公告)号: | CN113849120A | 公开(公告)日: | 2021-12-28 |
发明(设计)人: | 金到训;李广淳 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 赵永莉;孙永梅 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 装置 及其 操作方法 | ||
1.一种易失性存储器控制器,控制易失性存储器装置,所述易失性存储器控制器包括:
错误校正电路,所述错误校正电路:
从外部主机接收写入事务,其中该写入事务将数据存储在所述易失性存储器装置中,并且
生成在对与写入事务相对应的数据执行错误校正编码时使用的码字;以及
数据聚合器,所述数据聚合器:
生成合并事务,其中合并了与所述易失性存储器装置的突发长度相对应的写入事务,并且
通过执行突发操作向所述易失性存储器装置提供所述合并事务。
2.根据权利要求1所述的易失性存储器控制器,其中所述数据聚合器包括:
调度器,存储写入事务;
内部缓冲器,存储与该写入事务相对应的码字;以及
聚合控制器,根据是否将与所述突发长度相对应的写入事务存储在所述调度器中生成所述合并事务。
3.根据权利要求2所述的易失性存储器控制器,其中所述聚合控制器响应于从所述错误校正电路接收到的所述码字,向所述错误校正电路提供写入完成响应,其中所述写入完成响应指示写入事务完成。
4.根据权利要求1所述的易失性存储器控制器,其中所述合并事务中包括的写入事务的地址是连续地址。
5.根据权利要求1所述的易失性存储器控制器,其中所述突发操作是在循序地减少或增加所述合并事务中包括的写入事务中的任意一个的地址的同时存储数据的操作。
6.根据权利要求5所述的易失性存储器控制器,其中所述突发长度对应于循序地减少或增加写入事务中的任意一个的地址的数量。
7.根据权利要求2所述的易失性存储器控制器,其中所述聚合控制器响应于在易失性存储器中生成的事件信号,控制所述易失性存储器装置以执行向所述易失性存储器提供存储在所述调度器中的每个写入事务的清除操作。
8.根据权利要求2所述的易失性存储器控制器,其中当输入到所述调度器的写入事务的地址与存储在所述调度器中的写入事务的地址不连续时,所述聚合控制器控制所述易失性存储器装置以执行向所述易失性存储器提供存储在所述调度器中的每个写入事务的清除操作。
9.根据权利要求2所述的易失性存储器控制器,其中当接收到的读取事务的地址与存储在所述调度器中的写入事务中的一个写入事务的地址相同时,所述聚合控制器控制所述易失性存储器装置以执行向所述易失性存储器提供存储在所述调度器中的每个写入事务的清除操作。
10.根据权利要求2所述的易失性存储器控制器,其中当从所述外部主机接收到强制清除请求时,所述聚合控制器控制所述易失性存储器装置以执行向所述易失性存储器提供存储在所述调度器中的每个写入事务的清除操作。
11.一种存储装置,包括:
非易失性存储器装置;
主存储器,临时存储与控制所述非易失性存储器装置相关的数据;以及
存储器控制器,在外部主机的控制下控制所述非易失性存储器装置和所述主存储器,
其中所述主存储器聚合并处理从所述存储器控制器接收到的写入事务之中的具有连续地址的大量写入事务,该写入事务等于所述主存储器的突发长度单位。
12.根据权利要求11所述的存储装置,其中所述主存储器生成合并了聚合的写入事务的合并事务,并经由突发操作来处理该合并事务。
13.根据权利要求12所述的存储装置,其中所述主存储器包括:
错误校正电路,生成与对数据执行错误校正编码相关联的码字,所述数据对应于所述聚合的写入事务;
数据聚合器,基于生成的所述码字提供写入完成响应;以及
主存储器装置,存储所述码字。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010986729.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于农产品的运输装置
- 下一篇:一种果树防霜冻的装置