[发明专利]数字线性调节器钳位方法和装置在审
申请号: | 202010999855.5 | 申请日: | 2020-09-22 |
公开(公告)号: | CN113157032A | 公开(公告)日: | 2021-07-23 |
发明(设计)人: | 亚历山大·乌安-泽-李;尤金·戈尔巴托夫;哈里斯·克里希纳穆尔蒂;亚历山大·利亚霍夫;帕特里克·梁;斯蒂芬·冈瑟;阿里克·吉洪;孔德克·艾哈迈德;菲利普·莱瓦尔德;萨梅尔·谢哈尔;维什兰·潘迪特;尼姆罗德·安吉尔;迈克尔·泽利克森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 杨佳婧 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 线性 调节器 方法 装置 | ||
1.一种用于调节的装置,该装置包括:
具有第一效率的第一电压调节器(VR);
具有第二效率的第二VR,其中所述第二效率低于所述第一效率;
耦合到所述第一VR的输出和所述第二VR的输出的多个电力门;以及
经由输入电力供应轨耦合到所述多个电力门的负载。
2.如权利要求1所述的装置,包括耦合到所述第一VR的输出和所述输入电力供应轨的阻抗。
3.如权利要求1所述的装置,其中所述电力门的栅极端子耦合到地。
4.如权利要求1所述的装置,其中所述多个电力门中的一些在所述输入电力供应轨上的电压下降到低于阈值时自动接通。
5.如权利要求1所述的装置,其中所述负载是处理器核心。
6.如权利要求1所述的装置,其中所述多个电力门位于晶片上。
7.如权利要求1所述的装置,其中所述多个电力门的源极或漏极端子耦合到所述第二VR的输出,并且其中所述多个电力门的漏极或源极端子耦合到所述输入电力供应轨。
8.如权利要求1至7的任何一项所述的装置,其中所述第一VR和所述第二VR在晶片外并且位于主板上。
9.一种用于调节的装置,该装置包括:
具有第一效率的第一电压调节器(VR);
具有第二效率的第二VR,其中所述第二效率低于所述第一效率;
耦合到所述第一VR的输出和所述第二VR的输出的多个电力门;
耦合到所述多个电力门和输入电力供应轨的第三VR;以及
耦合到所述第三VR的输出的负载。
10.如权利要求9所述的装置,包括耦合到所述第一VR的输出和所述输入电力供应轨的阻抗。
11.如权利要求9所述的装置,其中所述电力门的栅极端子耦合到地。
12.如权利要求9所述的装置,其中所述多个电力门在所述输入电力供应轨上的电压下降到低于阈值时自动接通。
13.如权利要求9所述的装置,其中所述负载是处理器核心。
14.如权利要求9所述的装置,其中所述多个电力门位于晶片上。
15.如权利要求9所述的装置,其中所述多个电力门的源极或漏极端子耦合到所述第二VR的输出,并且其中所述多个电力门的漏极或源极端子耦合到所述输入电力供应轨。
16.如权利要求9至15的任何一项所述的装置,其中所述第一VR和所述第二VR在晶片外并且位于主板上。
17.一种主板,包括:
具有第一效率的第一电压调节器(VR);
具有第二效率的第二VR,其中所述第二效率低于所述第一效率;
片上系统(SOC),包括:
耦合到所述第一VR的输出和所述第二VR的输出的多个电力门;以及
经由输入电力供应轨耦合到所述多个电力门的处理器核心;以及耦合到所述SOC的天线。
18.如权利要求17所述的主板,包括耦合到所述第一VR的输出和所述输入电力供应轨的阻抗。
19.如权利要求17所述的主板,其中所述电力门的栅极端子耦合到地。
20.如权利要求17所述的主板,其中所述多个电力门中的一些在所述输入电力供应轨上的电压下降到低于阈值时自动接通。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010999855.5/1.html,转载请声明来源钻瓜专利网。