[发明专利]基于FPGA的用于监视器的多路信号零延时同步装置有效
申请号: | 202011013323.6 | 申请日: | 2020-09-24 |
公开(公告)号: | CN112040089B | 公开(公告)日: | 2023-04-28 |
发明(设计)人: | 章兵 | 申请(专利权)人: | 深圳市康维讯视频科技有限公司 |
主分类号: | H04N5/04 | 分类号: | H04N5/04;H04N7/18 |
代理公司: | 广州汇航专利代理事务所(普通合伙) 44537 | 代理人: | 吕诗 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 用于 监视器 信号 延时 同步 装置 | ||
1.基于FPGA的用于监视器的多路信号零延时同步装置,其特征在于,包括:
SDI解码模块,用于对FPGA信号解码;
信号选择模块,用于对SDI解码模块解码的多路信号选通;
信号同步模块,用于对信号选择模块选通的不同步的信号进行零延时同步输出;
4K或8K信号输出模块,用于将信号同步模块输出的同步信号封装为4K或8K信号并显示到屏体上:
所述SDI解码模块包括4路12G SDI解码模块,每路12G SDI解码模块兼容3G SDI解码模式,其中每路12G SDI解码模块解出4路3G信号,3G SDI解码模式可以解出1路3G信号;
所述信号同步模块包括:
帧头定位模块,基于SDI帧格式中头文件信息,用于对帧头定位;
延迟计数器,基于帧头定位模块的结果,作为计数器的开始位置,并计算划窗的位置信息;
四个动态划窗模块,分别对应一路信号,根据延迟计数器计算的结果动态调整划窗位置;
门限判断模块,基于预设的门限,指示输出信号的时间,当4个划窗都达到门限时,将信号输出;
四个缓存模块,用于存储对应的动态划窗模块的信号。
2.根据权利要求1所述的基于FPGA的用于监视器的多路信号零延时同步装置,其特征在于,所述信号选择模块对解出的16路信号选通4路。
3.根据权利要求1所述的基于FPGA的用于监视器的多路信号零延时同步装置,其特征在于,所述信号选择模块用于处理4K信号时可选择单根12G模式,四路3G模式或两路6G模式中任一种。
4.根据权利要求1所述的基于FPGA的用于监视器的多路信号零延时同步装置,其特征在于,所述信号选择模块用于处理8K信号时采用四路12G模式。
5.根据权利要求1所述的基于FPGA的用于监视器的多路信号零延时同步装置,其特征在于,所述4K或8K信号输出模块包括2SI和SQD两种封装格式。
6.根据权利要求1所述的基于FPGA的用于监视器的多路信号零延时同步装置,其特征在于,所述帧头定位模块,基于SDI帧格式中头文件信息,通过校验0x3ff 0x000 0x000查找到XYZ的位置,实现帧头定位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市康维讯视频科技有限公司,未经深圳市康维讯视频科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011013323.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种硬质合金模具用托载放置结构
- 下一篇:风冷水冷机箱