[发明专利]时钟源电路、机箱及多机箱级联系统有效
申请号: | 202011021236.5 | 申请日: | 2020-09-25 |
公开(公告)号: | CN112350718B | 公开(公告)日: | 2023-06-27 |
发明(设计)人: | 倪江雄 | 申请(专利权)人: | 苏州华兴源创科技股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/099;H03L7/083;G06F1/06;G06F1/18 |
代理公司: | 华进联合专利商标代理有限公司 44224 | 代理人: | 宋永慧 |
地址: | 215000 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 电路 机箱 级联 系统 | ||
本发明涉及一种时钟源电路、机箱及多机箱级联系统。该时钟源电路,包括参考信号发生电路、时钟信号发生电路、可编程门阵列和同步信号发生电路。该时钟源电路工作时,可以为插槽提供第一参考信号、第二参考信号、第一时钟信号、第一触发信号和同步信号,实现时钟源板卡的功能。该时钟源电路,通过电路形式实现时钟源板卡的功能,可以节省时钟源板卡所占用的空间,从而提高机箱的集成化。
技术领域
本发明涉及时钟电路技术领域,特别是涉及一种时钟源电路、机箱及多机箱级联系统。
背景技术
PXIe机箱是指通过pcie(peripheral component interconnect express,高速串行计算机扩展总线标准)通信方式进行扩展测量的机箱。PXIe机箱一般具有多个插槽和背板,通过背板实现各插槽之间的电连接。
传统技术中,PXIe机箱一般设有系统定时插槽。系统定时插槽可以用于插入时钟源板卡。时钟源板卡为PXIe机箱的其它插槽提供时钟信号。
发明人在实现传统技术的过程中发现:时钟源板卡占用空间较大,不利于PXIe机箱的集成化。
发明内容
基于此,有必要针对传统技术中时钟源板卡占用空间较大,不利于PXIe机箱的集成化的问题,提供一种时钟源电路、机箱及多机箱级联系统。
一种时钟源电路,用于与机箱的插槽连接,包括:
参考信号发生电路,与所述插槽连接,以生成第一参考信号和第二参考信号,并传递至所述插槽;
时钟信号发生电路,连接于所述参考信号发生电路与所述插槽之间,用于获取所述第一参考信号和所述第二参考信号,生成第一时钟信号并传递至所述插槽;
可编程门阵列,与所述参考信号发生电路及所述时钟信号发生电路连接,所述可编程门阵列还与所述插槽连接,以获取所述第一参考信号、所述第二参考信号和所述第一时钟信号,生成第一触发信号及源同步信号,所述第一触发信号传递至所述插槽;
同步信号发生电路,连接于所述可编程门阵列与所述插槽之间,以获取所述源同步信号,生成同步信号并传递至所述插槽。
在其中一个实施例中,所述参考信号发生电路包括:
恒温晶振,用于输出第一脉冲信号;
第一时钟发生器,与所述恒温晶振连接,以获取所述第一脉冲信号,并生成所述第一参考信号和所述第二参考信号。
在其中一个实施例中,所述的时钟源电路,还包括:
第一时钟芯片,所述第一时钟芯片的输入端通过第一线缆与所述参考信号发生电路连接,所述第一时钟芯片的输出端与所述插槽和所述时钟信号发生电路连接,以获取所述第一参考信号,并对所述第一参考信号进行抖动消除、同步及扩展;
第二时钟芯片,所述第二时钟芯片的输入端通过第二线缆与所述参考信号发生电路连接,所述第二时钟芯片的输出端与所述插槽和所述时钟信号发生电路连接,以获取所述第二参考信号,并对所述第二参考信号进行抖动消除、同步及扩展。
在其中一个实施例中,所述第一线缆与所述第二线缆长度相同。
在其中一个实施例中,所述时钟信号发生电路包括:
第二时钟发生器,连接于所述参考信号发生电路与所述插槽之间,以获取所述第一参考信号和所述第二参考信号,生成第一时钟信号并传递至所述插槽;
压控振荡器,与所述第二时钟发生器连接,以向所述第二时钟发生器输出第二脉冲信号。
在其中一个实施例中,所述第一参考信号与所述第二参考信号的相位相同。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州华兴源创科技股份有限公司,未经苏州华兴源创科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011021236.5/2.html,转载请声明来源钻瓜专利网。