[发明专利]PCIE_DMA数据传输装置和方法及系统在审
申请号: | 202011063899.3 | 申请日: | 2020-09-30 |
公开(公告)号: | CN112181890A | 公开(公告)日: | 2021-01-05 |
发明(设计)人: | 徐言茂;范策 | 申请(专利权)人: | 北京锐马视讯科技有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/28 |
代理公司: | 北京市鼎立东审知识产权代理有限公司 11751 | 代理人: | 朱慧娟;刘瑛 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | pcie_dma 数据传输 装置 方法 系统 | ||
本申请涉及一种PCIE_DMA数据传输装置,包括:FPGA模块;FPGA模块设置有PCIE硬核,并通过PCIE接口与主机通信连接;FPGA模块配置有DMA传输模块,DMA传输模块与用户层逻辑接口之间设置有DMA通道;DMA传输模块中的通道混合子模块,被配置为获取接收子模块传输的数据,并将由接收子模块传输的数据分配至DMA通道进行数据的传输;通道混合子模块,还被配置为接收各DMA通道传输的数据,并将各DMA通道传输的数据进行整合后发送至发送子模块。通过通道混合子模块与用户层逻辑接口之间所设置的DMA通道进行数据传入和传出,实现了单路数据传输和多路数据传输之间的自由转换,提高了数据传输的可扩展性。
技术领域
本申请涉及数据传输技术领域,尤其涉及一种PCIE_DMA数据传输装置和方法及系统。
背景技术
PCIE(PCI Express)为第三代高性能I/O总线,具有速度快并且点对点串行传输,使两端设备可以独享带宽,扩展灵活方便等优点。其中,PCIE DMA数据传输技术通过对数据的直接存储访问,有效降低了数据传输对处理器资源的占用,能够显著提高系统运行效率。但是,现有的PCIE DMA数据传输技术基本上都是基于开源DMA传输修改的,而基于开源DMA所设计的PCIE数据传输,要么是单路传输,要么是多路传输,在需要单路到多路扩展时很难进行自由变换,从而使得现有的DMA数据传输的可扩展性较差。
发明内容
有鉴于此,本申请提出了一种PCIE_DMA数据传输装置,可以有效提高DMA数据传输的可扩展性。
根据本申请的一方面,提供了一种PCIE_DMA数据传输装置,包括:FPGA模块;
所述FPGA模块内设置有PCIE硬核,并通过PCIE接口与主机通信连接;
其中,所述FPGA模块配置有DMA传输模块,所述DMA传输模块包括接收子模块、发送子模块和通道混合子模块;
所述通道混合子模块与用户层逻辑接口之间设置有用于传输数据的DMA通道;
其中,所述接收子模块被配置为接收由所述FPGA模块内所配置的PCIE硬核输出的数据,并将所述PCIE硬核输出的数据进行处理后传输至所述通道混合子模块;
所述通道混合子模块,被配置为获取所述接收子模块传输的数据,并将由所述接收子模块传输的数据分配至相应的所述DMA通道,由所述DMA通道进行数据的传输;
所述通道混合子模块,还被配置为接收各所述DMA通道传输的数据,并将各所述DMA通道传输的数据进行整合后发送至所述发送子模块;
所述发送子模块,被配置为接收所述通道混合子模块传输的数据,并将所述通道混合子模块传输的数据发送至所述PCIE硬核,由所述PCIE硬核进行数据的传输。
在一种可能的实现方式中,所述PCIE硬核与所述DMA传输模块之间设置有用于表征所述PCIE硬核输出的工作状态的配置接口。
在一种可能的实现方式中,所述配置接口为CONFIG数据接口。
在一种可能的实现方式中,所述发送子模块包括AXIS发送接口,所述接收子模块包括AXIS接收接口。
在一种可能的实现方式中,所述通道混合子模块包括TLP包翻译模块、TLP包解析模块、寄存器接收模块、寄存器发送模块、内部RAM模块、用户外部逻辑状态接口模块、DMA数据接收模块、DMA数据发送模块和DMA中断生成模块;
所述TLP包翻译模块,用于对所述PCIE硬核输出和输入的数据进行TLP包翻译;
所述TLP包解析模块,用于将所述TLP包翻译模块处理后的数据进行解析,输出多路数据信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京锐马视讯科技有限公司,未经北京锐马视讯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011063899.3/2.html,转载请声明来源钻瓜专利网。