[发明专利]EFUSE的烧写方法、EFUSE烧写电路与电子装置有效
申请号: | 202011074264.3 | 申请日: | 2020-10-09 |
公开(公告)号: | CN112152594B | 公开(公告)日: | 2022-01-21 |
发明(设计)人: | 朴珉晧 | 申请(专利权)人: | 福建省晋华集成电路有限公司 |
主分类号: | H03K5/01 | 分类号: | H03K5/01 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 霍文娟 |
地址: | 362200 福建省泉州*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | efuse 方法 电路 电子 装置 | ||
1.一种EFUSE烧写电路,其特征在于,包括:
脉冲整形器,具有第一输入端和输出端,所述脉冲整形器的第一输入端用于输入脉冲信号,所述脉冲信号的幅值为第一电压,所述脉冲整形器的输出端用于输出烧写电压,所述烧写电压用于对EFUSE进行烧写,所述烧写电压的幅值为第二电压,所述第二电压大于或者等于所述EFUSE的熔断电压;
所述EFUSE烧写电路还包括:
检测单元,分别与所述脉冲整形器和EFUSE电连接,用于实时检测所述EFUSE是否被熔断;
所述脉冲整形器还具有第二输入端和第三输入端,所述第二输入端用于输入控制信号,所述控制信号为电压递增式信号或者电压递减式信号,所述第三输入端用于输入时钟信号,所述脉冲整形器根据所述控制信号和所述时钟信号对所述脉冲信号整形,输出所述烧写电压;
所述脉冲整形器包括:
逻辑门,所述逻辑门的输入端用于输入所述控制信号和所述时钟信号;
开关单元,所述开关单元的输入端与所述逻辑门的输出端电连接,所述开关单元的输出端输出运算信号,所述逻辑门的输出端的输出信号用于控制所述开关单元的打开和关闭,所述运算信号随所述开关单元的状态地变化而变化;
加法器,具有第一输入端、第二输入端和输出端,所述加法器的第一输入端输入为所述脉冲整形器的第一输入端,所述加法器的第二输入端输入与开关单元的输出端电连接,所述加法器的输出端为所述脉冲整形器的输出端。
2.根据权利要求1所述的EFUSE烧写电路,其特征在于,所述开关单元包括MOS管和/或BJT。
3.根据权利要求1所述的EFUSE烧写电路,其特征在于,所述逻辑门包括与非门和与门,所述开关单元包括P型MOS管和N型MOS管,
所述与非门的第一输入端用于输入所述时钟信号,所述与非门的第二输入端用于输入所述控制信号,所述控制信号为所述电压递增式信号,所述与非门的输出端与所述P型MOS管的栅极电连接,所述P型MOS管的源极与电源端电连接,所述P型MOS管的漏极与所述N型MOS管的漏极电连接,所述与门的第一输入端用于输入所述时钟信号,所述与门的第二输入端用于输入所述控制信号,所述控制信号为所述电压递减式信号,所述与门的输出端与所述N型MOS管的栅极电连接,所述N型MOS管的源极接地,所述P型MOS管的漏极输出所述运算信号。
4.根据权利要求3所述的EFUSE烧写电路,其特征在于,所述脉冲整形器还包括第一电容、电阻和第二电容,所述第一电容的第一端与所述加法器的第二输入端电连接,所述第一电容的第二端与所述P型MOS管的漏极电连接,所述电阻的第一端与所述P型MOS管的漏极电连接,所述电阻的第二端与所述第二电容的第一端电连接,所述第二电容的第二端接地。
5.根据权利要求1所述的EFUSE烧写电路,其特征在于,所述第二电压是递增的。
6.一种电子装置,其特征在于,包括EFUSE烧写电路、脉冲信号发生器和时钟信号发生器,所述EFUSE烧写电路分别与所述脉冲信号发生器和所述时钟信号发生器电连接,所述脉冲信号发生器用于产生脉冲信号,所述时钟信号发生器用于产生时钟信号,所述EFUSE烧写电路为权利要求1至5中任一项所述的EFUSE烧写电路。
7.根据权利要求6所述的电子装置,其特征在于,所述电子装置还包括控制信号发生器,所述控制信号发生器与所述EFUSE烧写电路电连接,所述控制信号发生器用于产生控制信号,所述控制信号为电压递增式信号或者电压递减式信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建省晋华集成电路有限公司,未经福建省晋华集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011074264.3/1.html,转载请声明来源钻瓜专利网。