[发明专利]用于补偿时钟信号的补偿电路和包括其的存储器设备在审
申请号: | 202011313017.4 | 申请日: | 2020-11-20 |
公开(公告)号: | CN112951288A | 公开(公告)日: | 2021-06-11 |
发明(设计)人: | 柳长佑;卢寿政 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C7/22 | 分类号: | G11C7/22;G11C5/14;H03L7/08 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 李婧 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 补偿 时钟 信号 电路 包括 存储器 设备 | ||
1.一种时钟补偿电路,包括:
第一开关电路,被配置为基于第一时钟信号确定是否将第一节点电连接到第二节点;
第一脉冲调节电路,连接到第一输出节点并被配置为:
当第二节点与第一节点电断开时,基于第一输出节点的电压电平输出第一调节电流,以及
响应于第一时钟信号,阻断第一调节电流;
第二开关电路,被配置为基于不同于第一时钟信号的第二时钟信号来确定是否将第三节点电连接到第四节点;以及
第二脉冲调节电路,连接到第二输出节点并被配置为:
当第四节点与第三节点电断开时,基于第二输出节点的电压电平输出第二调节电流,以及
响应于第二时钟信号,阻断第二调节电流,
其中,第一脉冲调节电路和第二脉冲调节电路分别被配置为反馈第一输出节点的电压和第二输出节点的电压,以调节第二节点的电压电平和第四节点的电压电平。
2.根据权利要求1所述的时钟补偿电路,还包括:
锁存电路,连接到第一输出节点和第二输出节点,并且被配置为基于第一输出节点的电压电平和第二输出节点的电压电平输出输出信号,
其中,所述时钟补偿电路被配置为基于从所述锁存电路输出的输出信号生成补偿的时钟信号。
3.根据权利要求1所述的时钟补偿电路,
其中,第一开关电路包括置于第一节点和第二节点之间的传输门,并且
其中,第二开关电路包括置于第三节点和第四节点之间的传输门。
4.根据权利要求1所述的时钟补偿电路,
其中,第一开关电路:
当第一时钟信号的电压电平是第一电平时,将第一节点与第二节点电断开,以及
当第一时钟信号的电压电平是第二电平时,将第一节点电连接到第二节点,以及
其中,第一电平不同于第二电平。
5.根据权利要求1所述的时钟补偿电路,
其中,第一脉冲调节电路包括第一晶体管和第二晶体管,
其中,第一晶体管和第二晶体管:
当第二节点与第一节点电断开并且第二节点的电压电平是第一电平时,向第一输出节点输出第三调节电流,以及
当第二节点的电压电平是低于第一电平的第二电平时,阻断第三调节电流,以及
其中,当第一输出节点的电压电平达到第一电平时,第一脉冲调节电路将第二节点的电压电平调节到第二电平。
6.根据权利要求5所述的时钟补偿电路,
其中,第一脉冲调节电路还包括置于第二节点和第五节点之间的锁存电路,
其中,第一晶体管是置于电源端子和第二晶体管之间并接收第一时钟信号的PMOS晶体管,以及
其中,第二晶体管是置于第一晶体管和第一输出节点之间并从第五节点接收电压信号的PMOS晶体管。
7.根据权利要求5所述的时钟补偿电路,
其中,第一脉冲调节电路还包括第三晶体管和第四晶体管,以及
其中,第三晶体管和第四晶体管:
当第二节点与第一节点电断开并且第一输出节点的电压电平是第一电平时,从第二节点向接地端子输出第一调节电流,以及
当第一输出节点的电压电平是第二电平时,阻断第一调节电流。
8.根据权利要求7所述的时钟补偿电路,
其中,第三晶体管是置于第二节点和第四晶体管之间并且从第一输出节点接收电压信号的NMOS晶体管,以及
其中,第四晶体管是置于第三晶体管和接地端子之间并接收反相第一时钟信号的NMOS晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011313017.4/1.html,转载请声明来源钻瓜专利网。