[发明专利]相位插值器系统、芯片和电子设备有效
申请号: | 202011325227.5 | 申请日: | 2020-11-23 |
公开(公告)号: | CN112350695B | 公开(公告)日: | 2022-07-01 |
发明(设计)人: | 王文根;高玲 | 申请(专利权)人: | 海光信息技术股份有限公司 |
主分类号: | H03K5/13 | 分类号: | H03K5/13 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 蒋姗 |
地址: | 300450 天津市滨海新区华苑产*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 相位 插值器 系统 芯片 电子设备 | ||
本申请提供了一种相位插值器系统、芯片和电子设备,其中,该相位插值器系统,包括:锁相环、电压驱动器和相位插值器;相位插值器包括:相位选择器和相位插值器核心模块;相位选择器与相位插值器核心模块连接;锁相环的第一输出端与电压驱动器连接;电压驱动器的输出端与相位选择器的输入端和相位插值器核心模块的输入端连接,用于为相位选择器和相位插值器核心模块供电;锁相环的第二输出端与相位选择器连接,用于提供相位时钟。通过本申请实施例中的方法,通过电压驱动器的隔离,减少锁相环中的组件中的电压源电压于相位插值器的电压之间干扰,也可以减少锁相环的抖动。
技术领域
本申请涉及芯片设计技术领域,具体而言,涉及一种相位插值器系统、芯片和电子设备。
背景技术
在定制端口物理层领域中,相位插值器一般用来调节数据或时钟的延迟,而相位插值器的线性度则直接会影响到端口物理层的工作速率。
进一步地,在时钟和数据恢复系统作为调整时钟延迟,为了减少时钟和数据恢复系统的恢复导致的抖动,则需要相位差值器具有比较小的步长以及较高的相位线性度。
因此,在上述场景中,都对相位插值器的线性度具有一定的要求。
发明内容
本申请的目的在于提供一种相位插值器系统、芯片和电子设备,能够解决相位插值器线性度不足的问题。
第一方面,本发明实施例提供一种相位插值器系统,包括:锁相环、电压驱动器和相位插值器;
所述相位插值器包括:相位选择器和相位插值器核心模块;
所述相位选择器与所述相位插值器核心模块连接;
所述锁相环的第一输出端与所述电压驱动器连接;
所述电压驱动器的输出端与所述相位选择器的输入端和所述相位插值器核心模块的输入端连接,用于为所述相位选择器和所述相位插值器核心模块供电,所述电压驱动器为所述相位插值器核心模块提供的第一电压与所述锁相环的第一输出端输出的第二电压的电压差小于预设值;
所述锁相环的第二输出端与所述相位选择器连接,用于提供相位时钟。
在可选的实施方式中,所述电压驱动器包括:第一运算放大器;
所述锁相环的第一输出端与所述电压驱动器的第一运算放大器的同相输入端连接;
所述第一运算放大器的反相输入端与所述第一运算放大器的输出端作为所述电压驱动器的输出端,与所述相位选择器的输入端和所述相位插值器核心模块的输入端连接。
在上述实施例中,通过使用第一运算放大器,可以使由锁相环输入至该电压驱动器中的电压值与由该电压驱动器输出的电压值能够接近,从而在实现了锁相环与相位差值器的隔离的情况下,还能够减少电压的损失。
在可选的实施方式中,所述电压驱动器包括:第二运算放大器、第一电容和第一晶体管;
所述锁相环的第一输出端与所述第二运算放大器的同相输入端连接;
所述第二运算放大器的输出端与所述第一晶体管的栅极连接;
所述第一电容的一端连接在所述第二运算放大器的输出端与所述第一晶体管的栅极之间;
所述第一晶体管的漏极与电源连接,所述第一晶体管的源极与所述第二运算放大器的输出端作为所述电压驱动器的输出端,与所述相位选择器的输入端和所述相位插值器核心模块的输入端连接。
在上述实施例中,通过使用第二运算放大器、第一电容和第一晶体管,可以使由锁相环输入至该电压驱动器中的电压值与由该电压驱动器输出的电压值能够接近,从而在实现了锁相环与相位差值器的隔离的情况下,还能够减少电压的损失。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海光信息技术股份有限公司,未经海光信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011325227.5/2.html,转载请声明来源钻瓜专利网。