[发明专利]驱动电路及存储芯片在审
申请号: | 202011340226.8 | 申请日: | 2020-11-25 |
公开(公告)号: | CN114553143A | 公开(公告)日: | 2022-05-27 |
发明(设计)人: | 朱磊;秦建勇 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | H03B5/12 | 分类号: | H03B5/12 |
代理公司: | 北京律智知识产权代理有限公司 11438 | 代理人: | 孙宝海;袁礼君 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动 电路 存储 芯片 | ||
1.一种驱动电路,其特征在于,包括:
放大模块,工作在第一电压域下;
输出模块,工作在第二电压域下,所述第二电压域的供电电压大于所述第一电压域的供电电压,所述输出模块的输出端为所述驱动电路的输出端;
连接模块,连接所述放大模块的输出端与所述输出模块的输入端;
反馈模块,所述反馈模块的输入端连接所述输出模块的输出端,所述反馈模块的输出端连接所述放大模块的输入端。
2.如权利要求1所述的驱动电路,其特征在于,所述连接模块包括:
N型共源管,栅极连接所述放大模块的输出端,漏极连接第一节点,源极接地。
3.如权利要求1所述的驱动电路,其特征在于,所述连接模块包括:
P型共漏管,栅极连接所述放大模块的输出端,源极连接第一节点,漏极接地。
4.如权利要求1所述的驱动电路,其特征在于,所述连接模块包括:
N型共栅管,栅极连接所述第一电压域对应的第一供电电压,漏极连接第一节点;
P型共漏管,栅极连接所述放大模块的输出端,源极连接所述N型共栅管的源极,漏极接地。
5.如权利要求2~4任一项所述的驱动电路,其特征在于,所述输出模块通过AB源极跟随器实现。
6.如权利要求5所述的驱动电路,其特征在于,所述输出模块包括:
负载单元,第一端连接所述第二供电电压域对应的第二供电电压,第二端连接第二节点;
第一晶体管,为N型晶体管,漏极和栅极均连接所述第二节点,源极连接第三节点;
第二晶体管,为P型晶体管,源极连接所述第三节点,漏接和栅极均连接所述第一节点;
第三晶体管,为N型晶体管,栅极连接所述第二节点,漏极连接所述第二供电电压,源极连接第四节点,所述第四节点为所述输出模块的输出端;
第四晶体管,为P型晶体管,栅极连接所述第一节点,源极连接所述第四节点,漏极接地。
7.如权利要求2~4任一项所述的驱动电路,其特征在于,所述输出模块通过AB推挽输出实现。
8.如权利要求7所述的驱动电路,其特征在于,所述输出模块包括:
负载单元,第一端连接所述第二供电电压域对应的第二供电电压,第二端连接第二节点;
第一晶体管,为P型晶体管,源极连接所述第二节点,漏接连接所述第一节点,栅极连接第一控制信号,所述第一控制信号用于为所述第一晶体管提供偏置电压;
第二晶体管,为N型晶体管,漏极连接所述第二节点,源极连接所述第一节点,栅极连接第二控制信号,所述第二控制信号用于为所述第二晶体管提供偏置电压;
第三晶体管,为P型晶体管,栅极连接所述第二节点,源极连接所述第二供电电压,漏极连接第四节点,所述第四节点为所述输出模块的输出端;
第四晶体管,为N型晶体管,栅极连接所述第一节点,漏极连接所述第四节点,源极接地。
9.如权利要求6或8所述的驱动电路,其特征在于,所述负载单元包括:
电流源,输入端连接所述第二供电电压,输出端连接所述第二节点。
10.如权利要求6或8所述的驱动电路,其特征在于,所述负载单元包括:
负载电阻,第一端连接所述第二供电电压,第二端连接所述第二节点。
11.如权利要求1所述的驱动电路,其特征在于,所述反馈模块为电阻分压电路。
12.如权利要求11所述的驱动电路,其特征在于,所述电阻分压电路包括:
第一电阻单元,第一端连接第四节点,第二端连接第五节点;
第二电阻单元,第一端连接所述第五节点,第二端接地;
其中,所述第四节点为所述输出模块的输出端,所述第五节点为所述反馈模块的输出端,所述第五节点连接所述放大模块的输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011340226.8/1.html,转载请声明来源钻瓜专利网。