[发明专利]电阻单元及采用该电阻单元的高精度电阻和采样电路在审
申请号: | 202011490865.2 | 申请日: | 2020-12-16 |
公开(公告)号: | CN112614824A | 公开(公告)日: | 2021-04-06 |
发明(设计)人: | 王钊 | 申请(专利权)人: | 合肥中感微电子有限公司 |
主分类号: | H01L23/64 | 分类号: | H01L23/64;H01L27/08 |
代理公司: | 苏州简理知识产权代理有限公司 32371 | 代理人: | 庞聪雅 |
地址: | 230000 安徽省合肥市新站区珍*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电阻 单元 采用 高精度 采样 电路 | ||
本发明提供一种电阻单元及采用该电阻单元的高精度电阻和采样电路,所述电阻单元包括:衬底;阱区,其位于所述衬底正面,且所述阱区的导电类型与所述衬底的导电类型相反;绝缘层,其位于所述阱区的上方;多晶硅电阻,其位于所述绝缘层上方且与所述阱区相对。与现有技术相比,本发明在多晶硅电阻的下方形成阱区,且多晶硅电阻与阱区电连接,以减小由于多晶硅电阻的电压与其下方区域电压之差影响其电阻值的效应,从而在实际应用中提高电阻精度。
【技术领域】
本发明涉及集成电路领域,特别涉及一种电阻单元及采用该电阻单元的高精度电阻和采样电路。
【背景技术】
多晶硅电阻被广泛应用于各种芯片设计中,例如,可以用于采样电路中分压。现有技术中,多晶硅电阻通常设计在衬底(例如,P-Sub)上,与衬底之间存在绝缘层(例如,氧化硅),如图1所示,其为现有技术中的一个多晶硅电阻的剖面示意图。图1中,斜线填充区域为多晶硅电阻110,最下面为P型衬底(P-Sub)120,多晶硅电阻110和P型衬底(P-Sub)120之间是氧化硅130。如图2所示,其为现有技术中的三个多晶硅电阻的连接原理图,图2中,多晶硅电阻Ra、Rb和Rc依次串联,且三个多晶硅电阻Ra、Rb和Rc中间的一端全部连接到一起都接到地电平。但实际应用中,多晶硅电阻Ra、Rb和Rc的电阻值在不同情况下会发生变化,导致电阻的精度不高。
因此,有必要提出一种新的技术方案来克服上述问题。
【发明内容】
本发明的目的在于提供一种电阻单元及采用该电阻单元的高精度电阻和采样电路,其可以在实际应用中提高电阻精度。
根据本发明的一个方面,本发明提供一种电阻单元,其包括:衬底;阱区,其位于所述衬底正面,且所述阱区的导电类型与所述衬底的导电类型相反;绝缘层,其位于所述阱区的上方;多晶硅电阻,其位于所述绝缘层上方且与所述阱区相对。
进一步的,所述阱区与一节点电连接。
进一步的,所述阱区与一节点电连接包括:所述阱区与所述多晶硅电阻电连接;或所述阱区与其他节点电连接。
进一步的,所述多晶硅电阻包括正端和负端,其正端的电位高于负端的电位,所述多晶硅电阻与所述阱区电连接的方式为:所述多晶硅电阻的正端或负端与所述阱区电连接。
进一步的,所述电阻单元还包括金属层,所述金属层位于所述多晶硅电阻上方,所述多晶硅电阻通过所述金属层与所述阱区电连接。
进一步的,所述电阻单元还包括阱接触区,所述阱接触区位于所述阱区的正面,所述阱区经所述阱接触区与所述金属层电连接,所述阱接触区的导电类型与所述阱区的导电类型相同,所述阱接触区的导电类型的掺杂浓度比所述阱区的导电类型的掺杂浓度高。
进一步的,所述电阻单元还包括:介质层,其位于所述多晶硅电阻和所述金属层之间且覆盖所述绝缘层,第一过孔金属,其依次贯穿所述阱接触区上方的所述绝缘层和所述介质层,以将所述阱接触区与所述金属层电连接;第二过孔金属,其贯穿所述多晶硅电阻上方的介质层,以将所述多晶硅电阻与所述金属层电连接。
根据本发明的另一个方面,本发明提供一种高精度电阻,其包括:依次串联的N个电阻单元,其中,N为正整数,所述电阻单元包括:衬底;阱区,其位于所述衬底正面,且所述阱区的导电类型与所述衬底的导电类型相反;绝缘层,其位于所述阱区的上方;多晶硅电阻,其位于所述绝缘层上方且与所述阱区相对。
进一步的,每个电阻单元的多晶硅电阻的正端均与其阱区电连接;或每个电阻单元的多晶硅电阻的负端均与其阱区电连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥中感微电子有限公司,未经合肥中感微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011490865.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种莓茶专用泡茶杯
- 下一篇:一种便于提升搅拌均匀度的粘合剂搅拌器