[发明专利]一种基于PLD对寄存器清零的方法、系统、设备及介质有效
申请号: | 202011506369.1 | 申请日: | 2020-12-18 |
公开(公告)号: | CN112612520B | 公开(公告)日: | 2023-01-06 |
发明(设计)人: | 季冬冬;张广乐;郭月俊 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京连和连知识产权代理有限公司 11278 | 代理人: | 刘小峰;陈黎明 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 pld 寄存器 清零 方法 系统 设备 介质 | ||
1.一种基于PLD对寄存器清零的方法,其特征在于,包括以下步骤:
PLD置位第一寄存器和第二寄存器的预设位为无效状态,并检测是否接收到MCU的命令;
响应于接收到MCU的命令,解析所述命令并判断是否触发读事件或写事件;
响应于触发读事件,置位所述第一寄存器的预设位为有效状态,MCU读取所述第一寄存器的预设位的数据,PLD延时预设时间后对所述第一寄存器的所述预设位进行清零;以及
响应于触发写事件,置位所述第二寄存器的预设位为有效状态,MCU在所述第二寄存器的所述预设位写入数据,PLD获取所述数据并延时第二预设时间后对所述第二寄存器的所述预设位进行清零,
所述PLD获取所述数据并延时第二预设时间后对所述第二寄存器的所述预设位进行清零包括:
PLD根据所述第二寄存器的所述预设位的数据对外接设备执行相应的操作并开始计时,响应于计时达到所述外接设备的预设值,对所述第二寄存器的所述预设位进行清零。
2.根据权利要求1所述的方法,其特征在于,所述PLD延时预设时间后对所述第一寄存器的所述预设位进行清零包括:
检测MCU是否开始读取所述第一寄存器的所述预设位的数据;
响应于MCU开始读取所述第一寄存器的所述预设位的数据,开始计时并响应于计时达到所述预设时间,检测MCU是否读取完成;以及
响应于MCU读取完成,对所述第一寄存器的所述预设位进行清零。
3.根据权利要求2所述的方法,其特征在于,所述PLD延时预设时间后对所述第一寄存器的所述预设位进行清零包括:
响应于MCU未读取完成,延时所述预设时间后再次检测MCU是否读取完成。
4.一种基于PLD对寄存器清零的系统,其特征在于,包括:
初始模块,配置用于使PLD置位第一寄存器和第二寄存器的预设位为无效状态,并检测是否接收到MCU的命令;
判断模块,配置用于响应于接收到MCU的命令,解析所述命令并判断是否触发读事件或写事件;
读清零模块,配置用于响应于触发读事件,置位所述第一寄存器的预设位为有效状态,MCU读取所述第一寄存器的预设位的数据,PLD延时预设时间后对所述第一寄存器的所述预设位进行清零;以及
写清零模块,配置用于响应于触发写事件,置位所述第二寄存器的预设位为有效状态,MCU在所述第二寄存器的所述预设位写入数据,PLD获取所述数据并延时第二预设时间后对所述第二寄存器的所述预设位进行清零,
所述写清零模块配置用于:
使PLD根据所述第二寄存器的所述预设位的数据对外接设备执行相应的操作并开始计时,响应于计时达到所述外接设备的预设值,对所述第二寄存器的所述预设位进行清零。
5.根据权利要求4所述的系统,其特征在于,所述读清零模块配置用于:
检测MCU是否开始读取所述第一寄存器的所述预设位的数据;
响应于MCU开始读取所述第一寄存器的所述预设位的数据,开始计时并响应于计时达到所述预设时间,检测MCU是否读取完成;以及
响应于MCU读取完成,对所述第一寄存器的所述预设位进行清零。
6.根据权利要求5所述的系统,其特征在于,所述读清零模块配置用于:
响应于MCU未读取完成,延时所述预设时间后再次检测MCU是否读取完成。
7.一种计算机设备,其特征在于,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机指令,所述指令由所述处理器执行时实现权利要求1-3任意一项所述方法的步骤。
8.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1-3任意一项所述方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011506369.1/1.html,转载请声明来源钻瓜专利网。