[发明专利]数据处理装置与其数据存取电路在审
申请号: | 202011560623.6 | 申请日: | 2020-12-25 |
公开(公告)号: | CN114691542A | 公开(公告)日: | 2022-07-01 |
发明(设计)人: | 黄朝玮;王振兴 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | G06F12/0802 | 分类号: | G06F12/0802;G06F12/0877;G06F12/0897 |
代理公司: | 北京市君合律师事务所 11517 | 代理人: | 毕长生;王再芊 |
地址: | 中国台湾新*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理 装置 与其 数据 存取 电路 | ||
1.一种数据处理装置,包括:
一存储器电路,包括用于储存数据的多个缓存路;以及
一数据存取电路;
响应于一致能信号的一第一逻辑状态,若一存取要求的一地址的一标签相同于所述多个缓存路的一对应标签,所述数据存取电路判断发生一缓存命中;
响应于所述致能信号的一第二逻辑状态,若所述地址位于所述数据存取电路指定的一或多个默认地址区间,所述数据存取电路判断发生所述缓存命中,而若所述地址位于所述一或多个默认地址区间之外,所述数据存取电路判断发生一缓存失误。
2.根据权利要求1所述的数据处理装置,其特征在于,所述多个缓存路的每一个包括一缓存列,且所述数据处理装置另包括:
多个比较器,分别关联于所述多个缓存路,每个比较器用于比较所述地址的所述标签与所述多个缓存路的对应的一缓存路的一标签;
响应于所述致能信号的所述第一逻辑状态,所述数据存取电路以所述多个比较器的输出作为一多任务信号,所述多任务信号用于指定所述多个缓存路的其中之一的所述缓存列,以使所述缓存列的数据输出至一运算电路;
响应于所述致能信号的所述第二逻辑状态,若所述地址位于所述一或多个默认地址区间,所述数据存取电路依据所述地址中的多个对应位产生所述多任务信号。
3.根据权利要求2所述的数据处理装置,其特征在于,所述数据存取电路包括:
一第一逻辑电路,耦接于所述多个比较器,用于响应于所述致能信号的所述第一逻辑状态,以所述多个比较器的输出作为所述多任务信号,且用于响应于所述致能信号的所述第二逻辑状态,于所述地址位于所述一或多个默认地址区间时依据所述地址中的所述多个对应位产生所述多任务信号;以及
一第二逻辑电路,用于响应于所述致能信号的所述第一逻辑状态,依据所述多个比较器的输出的一或运算结果判断发生所述缓存命中或所述缓存失误,并用于响应于所述致能信号的所述第二逻辑状态,依据所述地址判断发生所述缓存命中或所述缓存失误。
4.根据权利要求3所述的数据处理装置,其特征在于,所述第一逻辑电路包括:
多个第一与门,用于接收所述致能信号的所述反相信号,且用于分别接收所述多个比较器的输出;
多个第二与门,用于接收所述致能信号和一地址判断信号,且用于分别接收对应所述地址中的所述多个对应位的多个选择信号,所述地址判断信号的一第一逻辑状态和一第二逻辑状态分别代表所述地址位于所述一或多个默认地址区间之外和所述地址位于所述一或多个默认地址区间;以及
多个第一或门,分别用于接收所述多个第一与门的输出,并分别用于接收所述多个第二与门的输出,所述数据存取电路以所述多个第一或门的输出作为所述多任务信号。
5.根据权利要求4所述的数据处理装置,其特征在于,所述第二逻辑电路包括:
一第二或门,用于接收所述多个比较器的输出以产生所述多个比较器的输出的所述或运算结果;
一第三与门,用于接收所述致能信号和所述地址判断信号;
一第四与门,用于接收所述致能信号的一反相信号和所述第二或门的输出;以及
一第三或门,用于接收所述第三与门和所述第四与门的输出,并用于输出一命中信号,当所述命中信号具有一第一逻辑值时,所述数据存取电路判断发生所述缓存失误,当所述命中信号具有一第二逻辑值时,所述数据存取电路判断发生所述缓存命中。
6.根据权利要求4所述的数据处理装置,其特征在于,所述地址判断信号包括多个子地址判断信号,所述多个第二与门分别用于接收所述多个子地址判断信号,所述地址判断信号的所述第一逻辑状态为所述多个子地址判断信号均为一第一逻辑值,所述地址判断信号的所述第二逻辑状态为所述多个子地址判断信号的其中之一为一第二逻辑值,
所述致能信号包括多个子致能信号,所述多个第一与门分别用于接收所述多个子致能信号的多个反相信号,所述多个第二与门分别用于接收所述多个子致能信号,所述致能信号的所述第一逻辑状态为所述多个子致能信号均为所述第一逻辑值,所述致能信号的所述第二逻辑状态为所述多个子致能信号的其中之一为所述第二逻辑值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011560623.6/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置