[发明专利]解码显示系统与其存储器访问方法在审
申请号: | 202011560754.4 | 申请日: | 2020-12-25 |
公开(公告)号: | CN114697675A | 公开(公告)日: | 2022-07-01 |
发明(设计)人: | 高峰 | 申请(专利权)人: | 扬智科技股份有限公司 |
主分类号: | H04N19/423 | 分类号: | H04N19/423;H04N19/436;H04N19/44 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 胡林岭 |
地址: | 中国台湾*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 解码 显示 系统 与其 存储器 访问 方法 | ||
1.一种解码显示系统,其特征在于,包括:
多个存储器,用以记录一视频图帧的多个图帧分块;
多个显示处理核;
多个解码处理核,并行解码所述多个图帧分块;
一映射电路,耦接于所述多个解码处理核以及所述多个存储器之间,
其中,各所述多个存储器对应记录所述图帧分块其中之一,各所述多个显示处理核对应访问所述多个存储器其中之一,且各所述多个解码处理核经由所述映射电路访问所述多个存储器,且所述多个解码处理核依序访问所述多个存储器其中之一。
2.如权利要求1所述的解码显示系统,其特征在于,更包括耦接所述映射电路的多个存储器控制器,其中各所述多个存储器控制器对应耦接所述多个存储器其中之一,所述多个解码处理核包括第一解码处理核以及第二解码处理核,
于所述多个解码处理核进行所述视频图帧的解码操作的期间,所述第一解码处理核经由所述多个存储器控制器依序访问所述多个存储器,所述第二解码处理核经由所述多个存储器控制器依序访问所述多个存储器,且所述第一解码处理核于第一时期内访问所述多个存储器其中之一,所述第二解码处理核于所述第一时期内访问所述多个存储器其中之另一。
3.如权利要求2所述的解码显示系统,其特征在于,所述多个解码处理核依序启动来解码所述视频图帧的多行编码树单元,各所述多个图帧分块包括每一行编码树单元的部分编码树单元,
所述第一解码处理核访问所述多个存储器其中之一以解码所述图帧分块其中之一中属于第i行编码树单元的多个编码树单元,而于此同时所述第二解码处理核访问所述多个存储器其中之另一以解码所述图帧分块其中之另一中属于第(i+1)行编码树单元的多个编码树单元。
4.如权利要求3所述的解码显示系统,其特征在于,当所述第一解码处理核访问所述多个存储器其中之一以解码所述图帧分块其中之一中属于第i行编码树单元的所述多个编码树单元时,所述映射电路依据所述第一解码处理核的访问请求的存储器识别符将所述第一解码处理核的访问请求发送至所述多个存储器控制器其中之一;以及
当所述第二解码处理核访问所述多个存储器其中之另一以解码所述图帧分块其中之另一中属于第(i+1)行编码树单元的多个编码树单元时,所述映射电路依据所述第二解码处理核的访问请求的存储器识别符将所述第二解码处理核的访问请求发送至所述多个存储器控制器其中之另一。
5.如权利要求2所述的解码显示系统,其特征在于,当所述第一解码处理核与所述第二解码处理核于第二时期内同时访问所述多个存储器其中之一时,所述映射电路对所述第一解码处理核的访问请求与所述第二解码处理核的访问请求进行仲裁管理。
6.如权利要求1所述的解码显示系统,其特征在于,更包括耦接所述映射电路的多个存储器控制器,其中各所述多个存储器控制器对应耦接所述多个存储器其中之一,所述多个显示处理核包括第一显示处理核以及第二显示处理核,
于所述多个显示处理核对进行所述视频图帧的图像处理操作的期间,所述第一显示处理核经由所述多个存储器控制器其中之一访问所述多个存储器其中之一,且所述第二显示处理核经由所述多个存储器控制器其中之另一访问所述多个存储器其中之另一。
7.如权利要求1所述的解码显示系统,其特征在于,更包括耦接所述多个显示处理核的一线缓冲器以及分别对应耦接所述多个显示处理核的多个数据读取电路,所述第一显示处理核经由所述多个数据读取电路其中之一从所述多个存储器其中之一读取所述图帧分块其中之一并将其记录至所述线缓冲器,所述第二显示处理核经由所述多个数据读取电路其中之另一从所述多个存储器其中之另一读取所述图帧分块其中之另一并将其记录至所述线缓冲器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于扬智科技股份有限公司,未经扬智科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011560754.4/1.html,转载请声明来源钻瓜专利网。