[发明专利]通过隧道传输的封闭式底盘调试在审
申请号: | 202011563965.3 | 申请日: | 2020-12-25 |
公开(公告)号: | CN113849442A | 公开(公告)日: | 2021-12-28 |
发明(设计)人: | G·沙耶维茨;T·库尔茨;V·科普索恩;R·罗齐奇;Y·阿亚特 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F11/22 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通过 隧道 传输 封闭式 底盘 调试 | ||
1.一种装置,包括:
计算设备,所述计算设备包括跟踪数据的源,所述跟踪数据包括关于所述计算设备的用于调试与所述计算设备相关联的错误的信息;
高速跟踪接口(HTI),其用于从所述计算设备接收所述跟踪数据;
包括端口的串行接口,所述串行接口通过物理接口互连到所述HTI;
所述HTI用于跨所述物理接口将所述跟踪数据发送到所述串行接口;并且
所述串行接口用于:
串行化所述跟踪数据,
将所述跟踪数据分组化为符合所述串行接口的分组格式,以及
经由所述端口跨串行链路将所述跟踪数据作为分组发送。
2.根据权利要求1所述的装置,其中,所述串行接口包括:符合雷雳3的串行接口或通用串行总线(USB)4接口中的一个。
3.根据权利要求1或2中的任一项所述的装置,其中,所述端口包括Type-C端口。
4.根据权利要求1-3中的任一项所述的装置,其中,所述物理接口包括用于外围组件快速互连的物理接口(PIPE)接口。
5.根据权利要求4所述的装置,其中,所述PIPE接口包括64位总线,并且其中,所述HTI跨所述64位总线经由所述PIPE接口将所述跟踪数据发送到所述串行接口。
6.根据权利要求4所述的装置,其中,所述HTI用于将跟踪活动信号发送到所述串行接口,所述跟踪活动信号用于指示跟踪数据在所述HTI上能够用于跨所述串行链路进行发送。
7.根据权利要求6所述的装置,其中,所述串行接口用于:
基于已经接收到所述跟踪活动信号来配置所述串行链路;以及
在所述串行链路被配置之后,经由所述PIPE接口将链路就绪信号发送到所述HTI。
8.根据权利要求4所述的装置,其中,所述串行接口用于经由所述PIPE接口将信用返回信号发送到所述HTI以指示信用释放;并且
其中,当所述HTI具有至少一个信用时,所述HTI用于经由所述PIPE接口将跟踪数据发送到所述串行接口。
9.一种系统,包括:
主机,其包括:
主机侧串行接口,以及
用于存储信息的存储器;以及
被测设备(DUT),其通过串行链路连接到所述主机,所述DUT包括:
计算设备,所述计算设备包括跟踪数据的源,所述跟踪数据包括关于所述计算设备的用于调试与所述计算设备相关联的错误的信息;
高速跟踪接口(HTI),其用于从所述计算设备接收所述跟踪数据;
包括端口的串行接口;
物理接口,其将所述串行接口互连到所述HTI,
其中:
所述HTI用于通过所述物理接口来将所述跟踪数据发送到所述串行接口;并且
所述串行接口用于:
将所述跟踪数据分组化为符合所述串行接口的分组格式,以及
跨所述串行链路将所述跟踪数据作为分组发送到所述主机;
所述主机用于:
在所述主机侧串行接口处跨所述串行链路接收作为分组的所述跟踪数据;以及
将所述跟踪数据存储在所述存储器中。
10.根据权利要求9所述的系统,其中,所述主机包括调试逻辑,所述调试逻辑用于使用存储在所述存储器中的所述跟踪数据来针对所述DUT执行调试操作。
11.根据权利要求9或10中的任一项所述的系统,其中,所述主机包括HTI驱动器,所述HTI驱动器用于在所述DUT处配置所述HTI以通过所述串行接口来隧道传输所述跟踪数据。
12.根据权利要求9-11中的任一项所述的系统,其中,所述串行接口包括:符合雷雳3的串行接口或通用串行总线(USB)4接口中的一个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011563965.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:纳米线晶体管及制造方法
- 下一篇:使用版本树进行重放保护的安全ATS