[发明专利]通过隧道传输的封闭式底盘调试在审
申请号: | 202011563965.3 | 申请日: | 2020-12-25 |
公开(公告)号: | CN113849442A | 公开(公告)日: | 2021-12-28 |
发明(设计)人: | G·沙耶维茨;T·库尔茨;V·科普索恩;R·罗齐奇;Y·阿亚特 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F11/22 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通过 隧道 传输 封闭式 底盘 调试 | ||
一种系统可以包括主机,该主机通过串行链路连接到被测设备(DUT)。主机可以包括诸如雷雳接口之类的串行接口,以及存储器。DUT可以包括:跟踪数据源;高速跟踪接口(HTI),其用于从跟踪数据源接收跟踪数据;串行接口(例如,雷雳接口);以及连接HTI和串行接口的PIPE接口。HTI通过PIPI接口来将跟踪数据发送到串行接口。串行接口用于:将跟踪数据分组化为符合分组格式,以及跨串行链路将跟踪数据作为分组发送到主机。主机可以在主机侧串行接口处接收跟踪数据,将跟踪数据存储在存储器中,以及处理跟踪数据用于调试DUT。
背景技术
串行互连提供了用于将位流从一个组件传达到另一组件的方式。在现代计算设备的情况下,高速串行互连经常用于将各种组件通信地耦合在一起。例如,计算设备可以经由一个或多个高速互连耦合到多个外围设备(例如,显示器、以太网集线器、辅助存储设备等)。这样的互连的示例是外围组件快速互连(PCIe)、通用串行总线(USB)、DisplayPort(DP)、雷雳(Thunderbolt,TBT)、高速跟踪接口(High-speed Trace Interface,HTI)等。
HTI促进了在标准接口(例如,PCIe、DP、HDMI或USB)的物理层上对跟踪数据的流式传输。
附图说明
图1示出了根据本公开的实施例的包括多核处理器的计算系统的框图的实施例。
图2是根据本公开的实施例的示例拓扑结构的示意图,该示例拓扑结构包括通过高速互连连接到被测系统的主机。
图3是根据本公开的实施例的在被测系统内的高速跟踪接口(HTI)设备和雷雳(TBT)设备之间的示例PIPE接口的示意图。
图4是示出根据本公开的实施例的在被测系统与主机之间的示例过程流的泳道图(swim lane diagram)。
图5示出了根据本公开的实施例的包括互连架构的计算系统的实施例。
图6示出了根据本公开的实施例的包括分层栈的互连架构的实施例。
图7示出了根据本公开的实施例的在互连架构内要被生成或接收的请求或分组的实施例。
图8示出了根据本公开的实施例的用于互连架构的发送器和接收器对的实施例。
图9示出了根据本公开的实施例的包括处理器的计算系统的框图的另一实施例。
图10示出了根据本公开的实施例的包括多个处理器插槽的计算系统的框的实施例。
具体实施方式
在以下描述中,阐述了许多特定细节,例如以下各项的示例:特定类型的处理器和系统配置、特定硬件结构、特定架构和微架构细节、特定寄存器配置、特定指令类型、特定系统组件、特定测量/高度、特定处理器流水线级和操作等,以便提供对本公开的透彻理解。然而,对于本领域技术人员将显而易见的是,不需要采用这些特定细节来实践本公开。在其他实例中,尚未详细描述公知的组件或方法(例如,特定和替代的处理器架构、所描述算法的特定逻辑电路/代码、特定固件代码、特定互连操作、特定逻辑配置、特定制造技术和材料、特定编译器实施方式、代码中算法的特定表达、特定掉电和门控技术/逻辑以及计算机系统的其他特定操作细节),以便避免不必要地使本公开难以理解。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011563965.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:纳米线晶体管及制造方法
- 下一篇:使用版本树进行重放保护的安全ATS