[发明专利]一种基于5G大频偏相位补偿的FPGA实现方法在审
申请号: | 202011567778.2 | 申请日: | 2020-12-25 |
公开(公告)号: | CN112637097A | 公开(公告)日: | 2021-04-09 |
发明(设计)人: | 佘娟娟;石兆奇;李斌;穆来西;魏宗仁;高炜;任海月 | 申请(专利权)人: | 西安鼎研科技股份有限公司 |
主分类号: | H04L27/00 | 分类号: | H04L27/00 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 王艾华 |
地址: | 710000 陕西省西安市*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 大频偏 相位 补偿 fpga 实现 方法 | ||
1.一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于,包括如下步骤:
S1,生成正弦Sin_T待查表和余弦Cos_T待查表;
S2,根据基站侧补偿因子以及UE侧补偿的因子中符号系数l的取值,计算基站侧补偿因子以及UE侧补偿的因子的指数部分,得到基站侧补偿因子以及UE侧补偿的因子的指数部分的定标值;
S3,根据基站侧补偿因子以及UE侧补偿的因子的指数部分的定标值,计算正弦Sin_T待查表和余弦Cos_T待查表的查表索引TDex,TDex为指数部分定标值低x比特对应值,其中x=log2(TN),TN为表长度;
S4,根据查表索引TDex查正弦Sin_T待查表和余弦Cos_T待查表得到需要的相位值。
2.根据权利要求1所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:正弦Sin_T待查表和余弦Cos_T待查表,表内复数定标Q(16,15)。
3.根据权利要求2所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:S1中,正弦Sin_T待查表生成公式如下:
floor(sin(0:2*π/TN:2*π*(TN-1)/TN)*(215-1))
式中,floor()表示向下取整,TN为表长度。
4.根据权利要求2所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:S1中,余弦Cos_T待查表生成公式如下:
floor(cos(0:2*π/TN:2*π*(TN-1)/TN)*(215-1))
式中,floor()表示向下取整,TN,为表长度。
5.根据权利要求1所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:S2中,获取基站侧补偿因子以及UE侧补偿的因子的指数部分的定标值的过程包括如下步骤:
S2.1,令基站侧补偿因子以及UE侧补偿的因子指数部分的
其中,fk为子载波间隔,Ncp1为长CP长度,Ncp2为短CP长度;
S2.2,对进行标定处理,令标定后的定标值为
定标Q(22+x,x),其中x=log2(TN),TN为表长度。
6.根据权利要求1所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:S3中,若需要补偿的相位为UE侧,则TDex保持不变。
7.根据权利要求1所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:S3中,若为需要补偿的相位为基站侧,对TDex进行修正,修正方式如下:
TDex大于等于TN/2时,令TDex=TN-TDex,否则TDex=TDex+TN/2。
8.根据权利要求1所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:根据查表索引TDex查表得到需要的相位值得到的基站侧补偿因子以及UE侧补偿的因子ThetaValue(l)的表达式如下:
ThetaValue(l)=Cos_T(TDex+1)+j*Sin_T(TDex+1)。
9.根据权利要求1所述的一种基于5G大频偏相位补偿的FPGA实现方法,其特征在于:基站侧补偿因子表达式如下:
UE侧补偿的因子表达式如下:
其中,f0表示基站的射频频点,l表示符号系数,取值范围1~L,L表示1ms内的符号个数,N表示FFT点数,fs表示采样率,Ncp包含当前符号以及该符号之前所有符号的CP长度之和。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安鼎研科技股份有限公司,未经西安鼎研科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011567778.2/1.html,转载请声明来源钻瓜专利网。