[发明专利]一种多通道大带宽信号同步产生方法与系统装置在审
申请号: | 202011594481.5 | 申请日: | 2020-12-29 |
公开(公告)号: | CN112817367A | 公开(公告)日: | 2021-05-18 |
发明(设计)人: | 朱骏 | 申请(专利权)人: | 北京华清瑞达科技有限公司 |
主分类号: | G06F1/02 | 分类号: | G06F1/02 |
代理公司: | 天津易企创知识产权代理事务所(普通合伙) 12242 | 代理人: | 黄彩荣 |
地址: | 100000 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 通道 带宽 信号 同步 产生 方法 系统 装置 | ||
本发明提供一种多通道大带宽信号同步产生方法与系统装置,涉及电子电路技术领域。该多通道大带宽信号同步产生方法与系统装置包括时钟处理单元,所述时钟处理单元的输出端固定设有信号产生单元,所述信号产生单元的输入端固定设有信号同步处理单元;所述信号同步处理单元包括同步信号生成模板,所述同步信号生成模板固定设于时钟处理单元的输入端。该多通道大带宽信号同步产生方法与系统装置真正意义上可向多通道输出同步的、大带宽的信号产生系统,本发明可实现产生的多通道信号间相位差保持恒定即实现信号的同步传输,同时大带宽需求下对产生的信号进行同步传输的时钟稳定,保持较高的信号传输质量和较快的同步处理速度。
技术领域
本发明涉及电子电路技术领域,具体为一种多通道大带宽信号同步产生方法与系统装置。
背景技术
多通道大带宽信号同步产生系统广泛应用在仿真测试领域当中,不同的应用场景下往往需要提供通道间具有稳定相位差的信号,这就使得多通道产生系统不但具有向外输出稳定高质量信号的能力,还能控制通道间的相关性。这就需要对多通道的信号产生系统进行同步处理。同步处理后的信号产生系统,实现同一信号经由多个通道处理后向外输出的数据之间相位差保持一致。
现有技术的缺点
传统的多通道信号同步产生系统通常在一块板卡上设计多片数字模拟转换芯片,数字模拟转换芯片的数据和时钟都由FPGA产生来实现。虽然这种传统的处理方法可实现多个数字模拟转换芯片的时序控制,但由于FPGA自身数据处理速率的限制,无法满足在较大带宽要求下同时产生多通道的信号需求。且现有多通道信号同步产生系统的技术已显现出成本高、同步操作复杂等缺点。随着信号处理技术的迅猛发展,以FPGA等大规模可编程逻辑器件的硬件平台为依托,通过外部供给高频稳定的时钟和简便经济的信号采集系统来实现雷达信号模拟具有极大的优越性。
发明内容
(一)解决的技术问题
针对现有技术的不足,本发明提供了一种多通道大带宽信号同步产生方法与系统装置,以解决上述背景技术中提出的问题。
(二)技术方案
为实现以上目的,本发明通过以下技术方案予以实现:一种多通道大带宽信号同步产生方法与系统装置,包括时钟处理单元,所述时钟处理单元的输出端固定设有信号产生单元,所述信号产生单元的输入端固定设有信号同步处理单元;
所述信号同步处理单元包括同步信号生成模板,所述同步信号生成模板固定设于时钟处理单元的输入端,所述同步信号生成模板的输出端固定设有信号调制模块,所述信号调制模块的输出端与信号产生单元相连接,所述同步信号生成模板的输出端与信号产生单元相连接。
优选的,所述同步信号生成模板的的输入端固定设有数据整型模板,所述时钟处理单元的输出端与信号产生单元相连接。
优选的,所述时钟处理单元的输入端固定设有输入端口,所述信号产生单元的输出端固定设有输出端口。
优选的,所述信号产生单元为具有大带宽信号产生功能的DAC芯片组成。
优选的,所述时钟处理单元可稳定输出高频率时钟的时钟芯片组成。
一种多通道大带宽信号同步产生方法,具体步骤如下:
1、如图1所示,在板卡上电后驱动支持大带宽信号产生的DAC芯片,使信号产生单元根据JESD204B协议要求与FPGA之间建立同步关系;
2、若通道间未同步则向信号产生单元发送复位信号,重启全部通道直至所有通道完成同步;
3、如图2所示,FPGA作为平台,首先根据需求产生一组连续的DDS信号,按照信号产生单元的信号处理规则对数据进行整型;
4、FPGA根据与信号产生单元来自同一时钟源的时钟,向信号调制模块发送整型后的连续信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京华清瑞达科技有限公司,未经北京华清瑞达科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011594481.5/2.html,转载请声明来源钻瓜专利网。