[实用新型]一种低功耗RC时间常数校正电路有效
申请号: | 202020284535.7 | 申请日: | 2020-03-10 |
公开(公告)号: | CN211239829U | 公开(公告)日: | 2020-08-11 |
发明(设计)人: | 罗志国;李俊;夏建宝;高龙辉;危长明;陈良生 | 申请(专利权)人: | 上海胤祺集成电路有限公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 上海海贝律师事务所 31301 | 代理人: | 范海燕 |
地址: | 201203 上海市浦东新区中国(*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 功耗 rc 时间常数 校正 电路 | ||
1.一种低功耗RC时间常数校正电路,其特征在于该电路包括:
电流源I,其一端接地,另一端接至开关S2的一端;
开关S2,其一端接电流源I,另一端接开关S1的一端、P1管的栅端和漏端、P2管的栅端、P3管的栅端,S2的开与关受RN信号控制;
开关S1,其一端接电源VDD,另一端接开关S2的一端、P1管的栅端和漏端、P2管的栅端、P3管的栅端,S1的开与关受RP信号控制;
MOS管P1、其源端接电源VDD,漏端和栅端短接后与开关S1的一端、开关S2的一端、P2管的栅端、P3管的栅端相连;
MOS管P2,其源端接电源VDD;其栅端与开关S1的一端、开关S2的一端、P1管的栅端和漏端、P3管的栅端相连,其漏端与开关S3的一端相连;
MOS管P3,其源端接电源VDD,其栅端与开关S1的一端、开关S2的一端、P1管的栅端和漏端、P2管的栅端相连,其漏端与电阻Rm一端相连;
开关S3,其一端接P2管的漏端,另一端接开关S4的一端、可变电容C的一端、比较器Comp的正输入端,S3的开与关受CLKN信号控制;
开关S4,其一端接地GND,另一端接开关S3的一端、可变电容C的一端、比较器Comp的正输入端,S4的开与关受CLKP信号控制;
可变电容阵列C,其一端接地GND,另一端接开关S3的一端、开关S4的一端、比较器的正输入端,可变电容C的值受SARlogic模块的输出信号DN:0控制;
电阻Rm,其一端接地GND,另一端接比较器的负输入端、P3管的漏端;
比较器Comp,其正输入端接开关S3的一端、开关S4的一端、可变电容阵列C的一端,其负输入端接P3管的漏端、电阻Rm的一端;其输出端接到SAR Logic模块的输入,比较器Comp的开与关受SAR logic模块的输出信号RN控制;
SAR Logic,其一端输入与Comp的输出端相连,另一端输入连接到时钟信号CLKP,其输出信号RN用于控制校正电路整体的开与关,并作为Latch模块的锁存标志信号,其输出信号DN:0反馈控制可变电容阵列C,并同时输出至Latch模块;
Latch,受RN信号的控制,完成DN:0信号的锁存,其输出DOUTN:0送至芯片内部RC滤波器的电容阵列上用于校正RC时间常数;
Nand2,实现系统主时钟CLK信号与RN信号的与非;
CLK/M,完成CLK信号的M分频;
Inv1,完成RN信号的反相,Inv2,完成CLKN信号的反相。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海胤祺集成电路有限公司,未经上海胤祺集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202020284535.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种安装稳定的电子芯片
- 下一篇:一种直流转交流驱动交流水泵的电路