[实用新型]一种基于时延的可重配PUF电路有效

专利信息
申请号: 202021215844.5 申请日: 2020-06-28
公开(公告)号: CN212135427U 公开(公告)日: 2020-12-11
发明(设计)人: 唐明;刘树波;乔彦淇 申请(专利权)人: 武汉大学
主分类号: G06F21/73 分类号: G06F21/73;G06F30/392
代理公司: 湖北武汉永嘉专利代理有限公司 42102 代理人: 刘琰
地址: 430072 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 可重配 puf 电路
【权利要求书】:

1.一种基于时延的可重配PUF电路,其特征在于,该电路包括PUF时延模块、PUF测量模块和可配置信号模块;其中:

PUF时延模块包括依次连接的一个4位寄存器reg0、n个串联时延单元和一个1位寄存器reg1;PUF测量模块包括依次连接的一个1位寄存器reg2、一个结果比较器和一个D触发器;可配置信号模块与每个时延单元均相连;PUF时延模块中4位寄存器reg0的输入信号为PUF输入激励,寄存器reg0输出端与n个串联时延单元的输入端连接,串联时延单元的两个输出端分别与寄存器reg1、寄存器reg2的输入端连接,寄存器reg1的一路输出信号作为PUF时延模块的输出信号,寄存器reg1的另一路输出信号与寄存器reg2的输出信号分别连接结果比较器的两个输入端,结果比较器的输出端与D触发器的输入端连接,D触发器的输出信号为可重配PUF电路的输出信号。

2.根据权利要求1所述的基于时延的可重配PUF电路,其特征在于,每个时延单元包括2个4输入的LUT和一个2选1的MUX,2个4输入LUT的两个输出端分别与MUX两个输入数据端相连接,可配置信号模块输出的可重配信号作为MUX的选择端输入决定两个LUT的连通情况,MUX的输出端为单个时延单元的输出信号。

3.根据权利要求2所述的基于时延的可重配PUF电路,其特征在于,第一个时延单元中,4输入LUT的4个输入端分别连接4位寄存器reg0的4个输出端,两个4输入LUT的连接方式相同。

4.根据权利要求2所述的基于时延的可重配PUF电路,其特征在于,PUF时延模块中的时延单元数量n根据时延单元中LUT组成的逻辑电路的路径时延决定。

5.根据权利要求4所述的基于时延的可重配PUF电路,其特征在于,时延单元的数量n取值大于或等于2。

6.根据权利要求1所述的基于时延的可重配PUF电路,其特征在于,结果比较器为2输入1输出的异或门。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202021215844.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top