[实用新型]一种侦测服务器PCIE开关上下行电路有效
申请号: | 202022177295.3 | 申请日: | 2020-09-28 |
公开(公告)号: | CN213457241U | 公开(公告)日: | 2021-06-15 |
发明(设计)人: | 林雍智 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 李舜江 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 侦测 服务器 pcie 开关 下行 电路 | ||
1.一种侦测服务器PCIE开关上下行电路,其特征在于,包括PCIE开关芯片,PCIE开关芯片连接有电源调节器和CPLD;
电源调节器和CPLD连接;
CPLD连接有指示电路。
2.根据权利要求1所述的一种侦测服务器PCIE开关上下行电路,其特征在于,该电路还包括电源;
PCIE开关芯片通过第一零欧电阻与CPLD连接;其中,第一零欧电阻的第一端与PCIE开关芯片连接,第一零欧电阻的第二端与CPLD连接;
电源通过第一电阻与第一零欧电阻的第二端连接;
PCIE开关芯片通过第一零欧电阻输出GPIO侦测信号到CPLD。
3.根据权利要求2所述的一种侦测服务器PCIE开关上下行电路,其特征在于,CPLD通过第三零欧电阻与电源调节器连接;其中,第三零欧电阻的第一端与CPLD连接,第三零欧电阻的第二端与电源调节器连接;
电源通过第三电阻与第三零欧电阻的第二端连接;
CPLD通过第三零欧电阻输出使能信号到电源调节器。
4.根据权利要求3所述的一种侦测服务器PCIE开关上下行电路,其特征在于,CPLD通过第二零欧电阻与PCIE开关芯片连接;其中,第二零欧电阻的第一端与CPLD连接,第二零欧电阻的第二端与PCIE开关芯片连接;
电源通过第二电阻与第二零欧电阻的第二端连接;
CPLD通过第二零欧电阻输出PCIE重启信号到PCIE开关芯片。
5.根据权利要求4所述的一种侦测服务器PCIE开关上下行电路,其特征在于,该电路还包括时钟缓冲器;
CPLD与时钟缓冲器的输出端连接,时钟缓冲器的输出端与PCIE开关芯片连接;
时钟缓冲器的输入端还通过第四电阻连接到电源。
6.根据权利要求5所述的一种侦测服务器PCIE开关上下行电路,其特征在于,该电路还包括跳帽,跳帽的一端与CPLD连接,跳帽的另一端接地。
7.根据权利要求1所述的一种侦测服务器PCIE开关上下行电路,其特征在于,指示电路包括第五电阻和LED;
CPLD与LED连接;
电源通过第五电阻连接到CPLD与LED连接的连接线路上。
8.根据权利要求1所述的一种侦测服务器PCIE开关上下行电路,其特征在于,PCIE开关芯片采用型号为PM41100B的芯片。
9.根据权利要求1所述的一种侦测服务器PCIE开关上下行电路,其特征在于,CPLD采用型号为LCMXO29400HC的CPLD芯片。
10.根据权利要求1所述的一种侦测服务器PCIE开关上下行电路,其特征在于,时钟缓冲器采用型号为9ZXL1251的时钟缓冲器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022177295.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种抗风浪网箱
- 下一篇:一种预埋箱式钢牛腿结构