[实用新型]基于单片机和FPGA设计的时统测试仪有效
申请号: | 202022881362.X | 申请日: | 2020-12-04 |
公开(公告)号: | CN214122779U | 公开(公告)日: | 2021-09-03 |
发明(设计)人: | 孙振涛;郝大文;马文豪;陈威;马艳;李梦楠;周群;陈超然;卓庆坤;吕梅梅 | 申请(专利权)人: | 中国船舶重工集团公司第七一六研究所 |
主分类号: | G05B23/02 | 分类号: | G05B23/02 |
代理公司: | 南京理工大学专利中心 32203 | 代理人: | 陈鹏 |
地址: | 222001 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 单片机 fpga 设计 测试仪 | ||
1.一种基于单片机和FPGA设计的时统测试仪,包括外壳;其特征在于:
外壳内部设有电源模块和控制器;外壳上设有电源开关、电源插口、输入输出接口、通讯接口和显示控制面板,其与控制器连接;其中:
电源模块用于测试仪的供电;
电源开关、电源插口用于电源模块的控制以及连通外部电源;
控制器包括单片机和FPGA,单片机用于测试仪的内部控制和与外部设备的通讯;FPGA用来产生发送的时统信号、对接收的时统信号频率进行测量和控制时统输入显示;
输入输出接口提供时统信号的输入输出通道;
通讯接口用于与测试设备通信进行联合测试;
显示控制面板用于多路时统信号输入显示以及通道控制开关的操作。
2.根据权利要求1所述的时统测试仪,其特征在于:所述单片机采用AT89S52单片机,FPGA采用EP2C5Q208I8N FPGA。
3.根据权利要求1所述的时统测试仪,其特征在于:所述输入输出接口采用标准422输入输出接口,并采用标准的DB9连接器与内部连接。
4.根据权利要求3所述的时统测试仪,其特征在于:所述输入输出接口的输入输出时统信号包括12路独立的标准422电平秒脉冲输出、12路独立的标准422电平的20mS脉冲输出和12路标准422电平时统输入。
5.根据权利要求4所述的时统测试仪,其特征在于:所述422电平输入输出芯片采用带有lookback模式LTC1334芯片。
6.根据权利要求1所述的时统测试仪,其特征在于:所述测试仪采用220V交流电供电,电源模块采用JSC20-A2S05。
7.根据权利要求6所述的时统测试仪,其特征在于:所述电源模块还包括磁隔离器件进行磁隔离保护供电,磁隔离器件采用ADUM2400。
8.根据权利要求1所述的时统测试仪,其特征在于:所述通讯接口采用RS232串接口,外接一片max232芯片。
9.根据权利要求1所述的时统测试仪,其特征在于:所述显示控制面板包括4个7端数码管和12个通道选通开关。
10.根据权利要求1所述的时统测试仪,其特征在于:所述外壳体积为360mm*205mm*59mm,其采用钣金材料,外壳表面还设有测试仪工作状态指示灯。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七一六研究所,未经中国船舶重工集团公司第七一六研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022881362.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:GIS及GIS用电缆终端连接装置
- 下一篇:一种吊顶丝杆高空自动安装设备