[发明专利]存储器装置上的错误校正在审
申请号: | 202080015360.2 | 申请日: | 2020-02-03 |
公开(公告)号: | CN113454603A | 公开(公告)日: | 2021-09-28 |
发明(设计)人: | J·D·波特 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G06F3/06 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 错误 校正 | ||
1.一种设备,其包括:
存储器单元阵列,其包括多个存储体;
第一错误校正码(ECC)电路,其与所述多个存储体的第一存储体耦合且经配置以执行与所述第一存储体的第一存取操作相关联的一或多个ECC操作;及
第二ECC电路,其与所述多个存储体的所述第一存储体耦合且经配置以执行与所述第一存储体的第二存取操作相关联的一或多个ECC操作。
2.根据权利要求1所述的设备,其中:
所述第一ECC电路定位于所述存储器单元阵列的覆盖区下方;且
所述第二ECC电路定位于所述存储器单元阵列的所述覆盖区外部。
3.根据权利要求2所述的设备,其中所述第二ECC电路定位于所述存储器单元阵列的边缘处。
4.根据权利要求2所述的设备,其中所述第一ECC电路定位于所述存储器单元阵列下互补金属氧化物半导体(CMOS)(CuA)中。
5.根据权利要求1所述的设备,其中:
所述第一存储体的所述第一存取操作是写入操作且所述第一ECC电路经配置以对所述第一存储体执行所述一或多个ECC操作作为所述写入操作的部分;且
所述第一存储体的所述第二存取操作是读取操作且所述第二ECC电路经配置以对所述第一存储体执行所述一或多个ECC操作作为所述读取操作的部分。
6.根据权利要求1所述的设备,其中所述第二ECC电路经配置以比所述第一ECC电路更快地执行所述一或多个ECC操作。
7.根据权利要求1所述的设备,其中所述第一ECC电路包括第一电路结构且所述第二ECC电路包括不同于所述第一电路结构的第二电路结构。
8.根据权利要求7所述的设备,其中所述第一电路结构包括多个不平衡异或(XOR)门且所述第二电路结构包括多个平衡XOR门。
9.根据权利要求7所述的设备,其中所述第一电路结构包括具有第一电压阈值的第一组晶体管且所述第二电路结构包括具有第二电压阈值的第二组晶体管。
10.根据权利要求1所述的设备,其进一步包括:
专用导电路径,其与所述第二ECC电路及所述第一存储体耦合且经配置以将与读取操作相关联的数据输送到所述第二ECC电路。
11.根据权利要求10所述的设备,其中所述专用导电路径经配置以在所述第一存储体与所述第二ECC电路之间输送与所述读取操作相关联的奇偶校验数据。
12.根据权利要求1所述的设备,其中:
所述存储器单元阵列定位于第一层上;
所述第一ECC电路定位于位于所述第一层下方的第二层上;且
所述第一ECC电路跨所述第一存储体的至少一部分分布。
13.根据权利要求12所述的设备,其中:
将所述多个存储体中的每一存储体细分成多个片块;且
所述第一ECC电路与所述第一存储体的多个片块耦合。
14.根据权利要求1所述的设备,其进一步包括:
多个第一ECC电路,其中每一第一ECC电路位于所述存储器单元阵列下方且与所述多个存储体中的至少一者相关联。
15.根据权利要求1所述的设备,其中所述第二ECC电路位于与所述第一ECC电路相同的层上且定位于所述存储器单元阵列与通道之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080015360.2/1.html,转载请声明来源钻瓜专利网。