[发明专利]具有用于预定数字信号处理功能性的硬化电路的可编程设备在审
申请号: | 202080078612.6 | 申请日: | 2020-08-11 |
公开(公告)号: | CN114731156A | 公开(公告)日: | 2022-07-08 |
发明(设计)人: | J·麦格拉斯;W·王;J·欧德怀尔;P·纽森;B·法利 | 申请(专利权)人: | 赛灵思公司 |
主分类号: | H03K19/1776 | 分类号: | H03K19/1776 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 董莘 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 用于 预定 数字信号 处理 功能 硬化 电路 可编程 设备 | ||
1.一种可编程设备,包括:
配置存储器,被配置为存储配置数据;
可编程逻辑,具有基于所述配置存储器中的所述配置数据的可配置功能性;
信号转换电路;
数字处理电路;以及
端点电路,通过所述数字处理电路被耦合到所述信号转换电路;
其中所述数字处理电路包括一个或多个第一数字处理功能和一个或多个第二数字处理功能,所述一个或多个第一数字处理功能被实现为硬化电路,每个硬化电路具有预定功能性,所述一个或多个第二数字处理功能由所述可编程逻辑的所述可配置功能性实现。
2.根据权利要求1所述的可编程设备,其中所实现的所述一个或多个第一数字处理功能具有包括数字前端DFE功能或变换功能的所述硬化电路,并且其中所述DFE功能包括以下中的至少一者:滤波器电路、采样率转换电路和混频器电路,并且其中所述变换函数包括以下中的至少一者:时间-到-频率域变换电路和频率-到-时间域变换电路。
3.根据权利要求1所述的可编程设备,其中由所述可编程逻辑的所述可配置功能性实现的所述一个或多个第二数字处理功能包括数字预失真DPD电路和校准电路中的至少一者。
4.根据权利要求1所述的可编程设备,其中所述可编程逻辑包括可编程片的列和可编程互连,并且其中所述硬化电路被设置在与所述可编程片的列相邻或被散置在所述可编程片的列内的硬化片中的至少一列中。
5.根据权利要求1所述的可编程设备,其中所述一个或多个第一数字处理功能包括跨多个应用的一个或多个共同功能或由所述多个应用所遵循的一个或多个标准使用的一个或多个共同功能,并且其中所述一个或多个第二数字处理功能包括在所述多个应用中唯一的一个或多个功能或不符合所述一个或多个标准的一个或多个功能。
6.根据权利要求1所述的可编程设备,还包括:
多个管芯间接口电路;
其中所述数字处理电路中的所述硬化电路被耦合到所述多个管芯间接口电路。
7.一种可编程设备,包括:
配置子系统;
至少一个可编程子系统,具有由所述配置子系统确定的可配置功能性;
信号转换电路;
数字处理电路;以及
端点电路,通过所述数字处理电路被耦合到所述信号转换电路;
其中所述数字处理电路包括至少一个变换电路或至少一个数字前端DFE电路,每个变换电路或数字前端电路被实现为具有预定功能性的硬化电路。
8.根据权利要求1或7所述的可编程设备,其中所述信号转换电路包括至少一个模拟-到-数字转换ADC电路、至少一个数字-到-模拟转换DAC电路、或至少一个ADC和至少一个DAC。
9.根据权利要求7所述的可编程设备,其中所述至少一个可编程子系统包括以下中的至少一者:可编程逻辑、数据处理引擎DPE阵列和处理系统。
10.根据权利要求7所述的可编程设备,其中所述至少一个DFE电路包括跨多个应用的一个或多个共同功能或由所述多个应用所遵循的一个或多个标准使用的一个或多个共同功能。
11.根据权利要求7所述的可编程设备,其中所述至少一个DFE电路包括以下中的至少一者:滤波器电路、采样率转换电路和混频器电路。
12.根据权利要求7所述的可编程设备,其中所述至少一个变换电路包括以下中的至少一者:时间-到-频率域变换电路和频率-到-时间域变换电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080078612.6/1.html,转载请声明来源钻瓜专利网。