[发明专利]驱动电路在审
申请号: | 202110032626.0 | 申请日: | 2021-01-11 |
公开(公告)号: | CN114765040A | 公开(公告)日: | 2022-07-19 |
发明(设计)人: | 龚园媛 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C11/409 | 分类号: | G11C11/409 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 朱颖;刘芳 |
地址: | 230011 安徽省合肥*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动 电路 | ||
1.一种驱动电路,其特征在于,包括:
驱动单元,所述驱动单元的上拉电阻可调节;
预驱动模块,与M个所述驱动单元连接,通过驱动控制信号控制所述M个所述驱动单元的的上拉电阻和上拉电阻的阻值,所述M为大于1的整数;
阻值选择电路,与所述预驱动模块连接,用于根据选择信号选择第一编码和第二编码之一输出作为目标编码,所述预驱动模块根据所述目标编码输出所述驱动控制信号。
2.根据权利要求1所述的驱动电路,其特征在于,当所述阻值选择电路输出第一编码时,每个所述驱动单元的上拉电阻小于第三电阻;当所述阻值选择电路输出第二编码时,每个所述驱动单元的上拉电阻大于第三电阻;所述第三电阻的阻值为预设电阻值。
3.根据权利要求1所述的驱动电路,其特征在于,所述驱动单元包括第一上拉晶体管和第一下拉晶体管,所述M个所述驱动单元的第一上拉晶体管的第一端均连接于电源端,所述M个所述驱动单元的第一上拉晶体管的第二端均连接于输入输出端,所述M个所述驱动单元的第一下拉晶体管的第一端均连接于所述输入输出端,所述M个所述驱动单元的第一下拉晶体管的第二端均连接于接地端。
4.根据权利要求3所述的驱动电路,其特征在于,每个所述驱动单元的所述第一上拉晶体管由N个第一晶体管组成,N个所述第一晶体管的第一端均连接于所述电源端,N个所述第一晶体管的第二端均连接于所述输入输出端;每个所述驱动单元的所述第一下拉晶体管由N个第二晶体管组成,N个所述第二晶体管的第一端均连接于所述输入输出端,N个所述第二晶体管的第二端均连接于所述接地端;所述N为大于1的整数。
5.根据权利要求4所述的驱动电路,其特征在于,所述驱动控制信号为M组,每组为N位,所述M组的驱动控制信号与所述M个的驱动单元一一对应,所述N位的驱动控制信号与所述N个的第一晶体管一一对应;每一位所述驱动控制信号连接于对应的第一晶体管的控制端。
6.根据权利要求5所述的驱动电路,其特征在于,所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管。
7.根据权利要求5所述的驱动电路,其特征在于,所述第一晶体管与所述第二晶体管均为N型晶体管。
8.根据权利要求1所述的驱动电路,其特征在于,所述选择信号为读标志信号,当所述读标志信号为高电平时,所述目标编码为第一编码,当所述读标志信号为低电平时,所述目标编码为第二编码。
9.根据权利要求1所述的驱动电路,其特征在于,所述阻值选择电路还包括校准电路,所述校准电路用于产生所述第一编码和所述第二编码。
10.根据权利要求9所述的驱动电路,其特征在于,所述校准电路包括:
比较器,其第一输入端连接参考电压,其第二输入端连接校准端口;
计数器,与所述比较器的输出端连接,并输出所述第一编码或所述第二编码;
上拉模块,其第一端连接电源端,其第二端连接所述校准端口,其第三端连接所述计数器,所述上拉模块从所述电源端至所述校准端口的等效电阻值受控于所述计数器输出的所述第一编码或所述第二编码;
外部校准电阻,第一端连接所述校准端口,第二端连接接地端。
11.根据权利要求10所述的驱动电路,其特征在于,所述上拉模块与所述驱动单元的上拉电阻具有相同的电路结构。
12.根据权利要求10所述的驱动电路,其特征在于,所述第一参考电压小于所述第二参考电压。
13.根据权利要求10所述的驱动电路,其特征在于,所述参考电压为第一参考电压或第二参考电压,所述第一参考电压小于所述电源端的电压值的一半;所述第二参考电压大于所述电源端的电压值的一半。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110032626.0/1.html,转载请声明来源钻瓜专利网。