[发明专利]一种封装组件、电子设备及封装方法在审
申请号: | 202110037845.8 | 申请日: | 2021-01-12 |
公开(公告)号: | CN112908945A | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | 刘纪文;王树锋 | 申请(专利权)人: | 江苏晶凯半导体技术有限公司 |
主分类号: | H01L23/31 | 分类号: | H01L23/31;H01L25/065;H01L21/56 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 黎坚怡 |
地址: | 221000 江苏省徐州市经*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 封装 组件 电子设备 方法 | ||
本申请公开了一种封装组件、电子设备及封装方法。该封装组件包括:基板、逻辑芯片、至少二个存储芯片和模塑料,逻辑芯片设置于基板上,且逻辑芯片电连接基板;至少两个存储芯片堆叠设置在逻辑芯片上,且存储芯片电连接基板,通过模塑料封装基板、逻辑芯片和存储芯片。因此本申请所提供的存储芯片设置于逻辑芯片上,可以减小基板的封装尺寸,进而减小封装组件的尺寸;存储芯片为至少两个且堆叠设置,可以增加存储芯片的存储容量。通过模塑料将基板,逻辑芯片和至少两个存储芯片合封为一个封装组件,提高集成度。
技术领域
本申请涉及半导体封装技术领域,特别是涉及一种封装组件、电子设备及封装方法。
背景技术
半导体芯片用于各种电子应用中,诸如个人计算机、手机、数码相机和其他电子设备。随着集成电子技术的不断发展,对半导体芯片性能要求也日渐提高,如功能增强、尺寸减小、耗能与成本降低等。
为适应微电子封装技术的多功能、小型化、便携式、高速度、低功耗和高可靠性发展趋势,系统级封装SIP(System In Package)技术作为新兴异质集成技术,成为越来越多芯片的封装形式,系统级封装是将多种功能芯片和元器件集成在一个封装内,从而实现一个完整的功能。系统级封装是一种新型封装技术,具有开发周期短,功能更多,功耗更低,性能更优良、成本价格更低,体积更小,质量轻等优点。
然而,现有的封装组件中,封装组件的尺寸较大,且封装组件的存储容量较小。
发明内容
为了解决现有技术的上述存在的上述问题,本申请提供一种封装组件、电子设备、封装方法。
为解决上述问题,本申请实施例提供了一种封装组件,封装组件包括:
基板;
逻辑芯片,设置于所述基板上,所述逻辑芯片电连接所述基板;
至少两个存储芯片,所述至少两个存储芯片堆叠设置于所述逻辑芯片上,所述存储芯片电连接所述基板;
模塑料,用于封装所述基板,所述逻辑芯片和所述存储芯片。
为解决上述技术问题,本申请还提供了一种电子设备,该电子设备包括上述封装组件。
为解决上述技术问题,本申请还提供了一种封装方法,该封装方法包括:
提供基板;
在所述基板上设置逻辑芯片,并将所述逻辑芯片电连接所述基板;
在所述逻辑芯片上设置至少两个存储芯片,并将所述存储芯片电连接所述基板;
通过模塑料封装所述基板、所述逻辑芯片和所述至少两个存储芯片。
与现有技术相比,本申请的封装组件包括:基板、逻辑芯片、至少二个存储芯片和模塑料,逻辑芯片设置于基板上,且逻辑芯片电连接基板;至少两个存储芯片堆叠设置在逻辑芯片上,且存储芯片电连接基板,通过模塑料封装基板、逻辑芯片和存储芯片。因此本申请所提供的存储芯片设置于逻辑芯片上,可以减小基板的封装尺寸,进而减小封装组件的尺寸;存储芯片为至少两个且堆叠设置,可以增加存储芯片的存储容量。通过模塑料将基板,逻辑芯片和至少两个存储芯片合封为一个封装组件,可以减少电连接焊线之间的长度,降低信号衰减、串扰、焊线中的寄生电容等不良现象发生的几率,提高集成度。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请提供的封装组件的一实施例结构示意图;
图2是本申请提供的封装组件的另一实施例结构示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏晶凯半导体技术有限公司,未经江苏晶凯半导体技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110037845.8/2.html,转载请声明来源钻瓜专利网。