[发明专利]使用级联差分晶体管对实现逻辑的光子发射器驱动器在审
申请号: | 202110069360.7 | 申请日: | 2021-01-19 |
公开(公告)号: | CN113285700A | 公开(公告)日: | 2021-08-20 |
发明(设计)人: | A·P·雅各布;S·M·斯鲁恩约吉;M·A·T·桑迪勒尼 | 申请(专利权)人: | 格芯(美国)集成电路科技有限公司;哈利法科学技术大学 |
主分类号: | H03K17/78 | 分类号: | H03K17/78 |
代理公司: | 北京戈程知识产权代理有限公司 11314 | 代理人: | 程伟;王锦阳 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 级联 晶体管 实现 逻辑 光子 发射器 驱动器 | ||
1.一种驱动电路,其特征在于,包括:
数字输入,其包括第一数字输入和第二数字输入;
时钟输入;
模拟输出;
第一差分对晶体管,其连接到该第一数字输入和该模拟输出;
第二差分对晶体管,其连接到该第二数字输入和该模拟输出;以及
电压限制器,其连接到该时钟输入和该第二差分对晶体管,以及
其中,该第二差分对晶体管向该模拟输出提供模拟信号。
2.根据权利要求1所述的驱动电路,其特征在于,该电压限制器的阈值电压确定由该第二差分对晶体管输出的电压。
3.根据权利要求1所述的驱动电路,其特征在于,该时钟输入仅连接到该电压限制器而不连接到该第一差分对晶体管。
4.根据权利要求1所述的驱动电路,其特征在于,该驱动电路进一步包括将该第一差分对晶体管和该第二差分对晶体管连接到该模拟输出的电性连接,其中,通过该电性连接的模式以形成逻辑XOR电路、逻辑OR电路或逻辑AND电路中的任一个,以执行格雷编码、温度编码、或加法运算。
5.根据权利要求1所述的驱动电路,其特征在于,该第一差分对晶体管和该第二差分对晶体管中的晶体管连接至公共节点并被提供相同的电流。
6.根据权利要求1所述的驱动电路,其特征在于,该第一差分对晶体管和该第二差分对晶体管中的晶体管为相同尺寸和相同类型的晶体管。
7.根据权利要求1所述的驱动电路,其特征在于,该第一差分对晶体管和该第二差分对晶体管中的晶体管与该电压限制器的晶体管的尺寸不同。
8.一种驱动电路,其特征在于,包括:
数字输入,其连接至外部多路复用器和缓冲器,其中,该数字输入包括第一数字输入和第二数字输入;
时钟输入;
模拟输出,其连接到外部激光提供的传输调制器;
第一差分对晶体管,其连接到该模拟输出,其中,该第一差分对晶体管的栅极连接到该第一数字输入;
第二差分对晶体管,其连接到该模拟输出,其中,该第二差分对晶体管的栅极至少连接到该第二数字输入;以及
电压限制器,其包括连接到该时钟输入和该第二差分对晶体管的晶体管,以及
其中,该第二差分对晶体管向该模拟输出提供模拟信号。
9.根据权利要求8所述的驱动电路,其特征在于,该电压限制器的阈值电压确定由该第二差分对晶体管输出的不同电压步进。
10.根据权利要求8所述的驱动电路,其特征在于,该时钟输入仅连接到该电压限制器而不连接到该第一差分对晶体管。
11.根据权利要求8所述的驱动电路,其特征在于,该驱动电路进一步包括将该第一差分对晶体管和该第二差分对晶体管连接到该模拟输出的电性连接,其中,通过该电性连接的模式以形成逻辑XOR电路、逻辑OR电路或逻辑AND电路中的任一个,以执行格雷编码、温度编码或加法运算。
12.根据权利要求8所述的驱动电路,其特征在于,该第一差分对晶体管和该第二差分对晶体管中的晶体管连接至公共节点并被提供相同的电流。
13.根据权利要求8所述的驱动电路,其特征在于,该第一差分对晶体管和该第二差分对晶体管中的晶体管为相同尺寸和相同类型的晶体管。
14.根据权利要求8所述的驱动电路,其特征在于,该第一差分对晶体管和该第二差分对晶体管中的晶体管与该电压限制器的晶体管的尺寸不同。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于格芯(美国)集成电路科技有限公司;哈利法科学技术大学,未经格芯(美国)集成电路科技有限公司;哈利法科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110069360.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:驾驶员状态推断装置
- 下一篇:一种小果紫薇的快速播种育苗技术