[发明专利]一种抑制寄生效应的高级数模拟域TDI电路及实现方法有效
申请号: | 202110069520.8 | 申请日: | 2021-01-19 |
公开(公告)号: | CN112911176B | 公开(公告)日: | 2022-07-05 |
发明(设计)人: | 郭仲杰;李晨;曹喜涛;韩晓;刘申;苏昌勖 | 申请(专利权)人: | 西安理工大学 |
主分类号: | H04N5/374 | 分类号: | H04N5/374 |
代理公司: | 西安弘理专利事务所 61214 | 代理人: | 刘娜 |
地址: | 710048 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 抑制 寄生 效应 级数 模拟 tdi 电路 实现 方法 | ||
1.一种抑制寄生效应的高级数模拟域TDI电路,其特征在于,包括全差分运放OPA,所述全差分运放OPA的正负极VIN接口分别连接一个采样电容CS,所述全差分运放OPA与采样电容CS之间均设置有一个换向开关L1,两个所述换向开关L1之间还通过两个换向开关L2连接;其中一个所述采样电容CS连接基准电压VREF,另一个所述采样电容CS连接像素单元,所述全差分运放OPA的正极VIN接口和负极VIN接口还分别连接多个相互并联的电容CH上下极板切换电路;每个所述电容CH上下极板切换电路包括与全差分运放OPA连接的电容CH,所述电容CH一端分别连接开关I11和开关K1,所述电容CH另一端分别连接开关I1和开关K11,所述开关I11和开关K11均与全差分运放OPA的负极VIN接口或者正极VIN接口连接,所述开关K1和开关I1均与全差分运放OPA的正极VOUT接口或者负极VOUT接口连接;
所述抑制寄生效应的高级数模拟域TDI电路实现方法,具体为:
步骤1,模拟域累加器进行一次正常极性的累加操作,通过换向开关L1控制第一个累加周期;具体为:
换向开关L1导通周期内,电荷采样相位时,像素单元输出Vrst,此时电路处于单位增益状态,输入电压与输出电压都等于共模电压VCM,电容CH两端开关处于关断状态;电荷保持相位时,开关I11与开关I1同时导通,输入电压为像素单元输出Vsig,而后,开关I11先断开,开关I1后断开,直到下一个周期的采样阶段,输出总线的差分输出值从Vo1下降到0,将电荷转移到电容CH;
步骤2,模拟域累加器进行一次相反极性的累加操作,与上一累加操作的寄生效应影响相抵消,通过换向开关L2控制第二个累加周期;具体为:
在换向开关L2导通的周期内,像素单元的输出接OPA的正端,开关K1与K11同时导通,后开关K11先断开,开关K1后断开,此周期输出总线的差分输出值从Vo2上升到0;
步骤3,以两个累加周期为一个大的累加周期,累加够相应级数后输出;
步骤4,在下一个大的累加周期内,对输出之后的保持电容CH进行刷新并重复上述累加过程。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安理工大学,未经西安理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110069520.8/1.html,转载请声明来源钻瓜专利网。