[发明专利]伪双端口存储器及其控制方法在审
申请号: | 202110320673.5 | 申请日: | 2021-03-25 |
公开(公告)号: | CN113611340A | 公开(公告)日: | 2021-11-05 |
发明(设计)人: | 郭裔平;邱议德 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22;G11C8/16;G11C11/412;G11C11/419 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 时乐行 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 端口 存储器 及其 控制 方法 | ||
1.一种伪双端口存储器,其特征在于,包括:
单端口存储器;
多工器,被配置为接收第一地址和第二地址,并将该第一地址和该第二地址输出至该单端口存储器;
时序控制电路,被配置为产生多工器控制信号,以控制该多工器将该第一地址和该第二地址顺序地输出至该单端口存储器;以及,
输出电路,被配置为从该单端口存储器接收输出数据,以生成对应于该第一地址的第一读取结果和对应于该第二地址的第二读取结果;
其中,该输出电路包括:
读出放大器,被配置为从该单端口存储器接收该输出数据,以根据第三控制信号产生数据,其中,该第三控制信号是根据该时序控制电路产生的第一控制信号和第二控制信号产生的;以及,
解多工器,耦接该读出放大器,被配置为在该第一控制信号具有使能状态时将该读出放大器产生的数据输出至第一锁存器,以及,在该第二控制信号具有使能状态时将该读出放大器产生的数据输出至第二锁存器,其中,存储在该第一锁存器中的数据用作该第一读取结果,存储在该第二锁存器中的数据用作该第二读取结果。
2.如权利要求1所述的伪双端口存储器,其特征在于,该时序控制器产生该多工器控制信号,以控制该多工器在一个时钟周期内顺序地输出该第一地址和该第二地址至该单端口存储器,以及,该时序控制电路还产生第一控制信号和第二控制信号,以顺序地使能该读出放大器输出该第一读取结果和该第二读取结果的数据。
3.如权利要求1所述的伪双端口存储器,其特征在于,该输出电路还包括或门,以及,该或门接收该第一控制信号和该第二控制信号,以生成用于控制该读出放大器的该第三控制信号。
4.如权利要求1所述的伪双端口存储器,其特征在于,该第三控制信号是仅利用该第一控制信号和该第二控制信号产生的。
5.一种伪双端口存储器,其特征在于,包括:
单端口存储器;
多工器,被配置为接收第一地址和第二地址,并将该第一地址和该第二地址输出至该单端口存储器;
时序控制电路,被配置为产生多工器控制信号,以控制该多工器将该第一地址和该第二地址顺序地输出至该单端口存储器;以及,
输出电路,被配置为从该单端口存储器接收输出数据,以生成对应于该第一地址的第一读取结果和对应于该第二地址的第二读取结果;
其中,该输出电路包括:
第一读出放大器,被配置为接收来自该单端口存储器的该输出数据,以根据第一控制信号产生第一数据至第一锁存器,其中,存储在该第一锁存器中的该第一数据用作该第一读取结果;以及,
第二读出放大器,被配置为接收来自该单端口存储器的输出数据,以根据第二控制信号产生第二数据至第二锁存器,其中,存储在该第二锁存器中的第二数据用作该第二读取结果。
6.如权利要求5所述的伪双端口存储器,其特征在于,该时序控制器产生该多工器控制信号,以控制该多工器在单个时钟周期内顺序地输出该第一地址和该第二地址至该单端口存储器,以及,该时序控制电路还产生该第一控制信号和该第二控制信号,以顺序地使能该第一读出放大器和该第二读出放大器。
7.如权利要求6所述的伪双端口存储器,其特征在于,当该第一控制信号具有使能状态时,该第一读出放大器产生该第一数据至该第一锁存器;当该第二控制信号具有使能状态时,该第二读出放大器产生该第二数据至该第二锁存器;以及,该第一控制信号的使能状态和该第二控制信号的使能状态位于该单个时钟周期内。
8.如权利要求5所述的伪双端口存储器,其特征在于,产生该第二数据的时序与产生该第一数据的时序部分重叠。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110320673.5/1.html,转载请声明来源钻瓜专利网。