[发明专利]半导体装置在审
申请号: | 202110411837.5 | 申请日: | 2017-03-08 |
公开(公告)号: | CN113012742A | 公开(公告)日: | 2021-06-22 |
发明(设计)人: | 伊东干彦;小柳胜 | 申请(专利权)人: | 东芝存储器株式会社 |
主分类号: | G11C16/10 | 分类号: | G11C16/10;G11C16/26;G06F13/16;G06F13/40;G11C5/02;G11C5/06;G11C7/10;G11C7/22 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 杨林勳 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 | ||
1.一种半导体装置,能够与存储器装置之间收发信号,且具有:
控制器,能够控制所述存储器装置;
多个第1输入输出垫,和与所述存储器装置之间的第1通道相关联,且排列为至少一行;
多个第2输入输出垫,和所述第1通道相关联,且排列为至少一行;
输入电路,将所述第1及第2输入输出垫所接收的数据输入到所述存储器装置;以及
用于时钟信号的输入的垫,配置在所述多个第2输入输出垫的行,所述时钟信号能够用于所述输入电路将数据输入到所述存储器装置的时序的调整。
2.根据权利要求1所述的半导体装置,其中
所述用于时钟信号的输入的垫配置在所述多个第2输入输出垫之间。
3.根据权利要求1所述的半导体装置,其中
所述多个第1输入输出垫的行及所述多个第2输入输出垫及所述用于时钟信号的输入的垫的行从所述半导体装置的基板内侧到外侧于倾斜方向上配置。
4.根据权利要求1所述的半导体装置,还具备:
用于其他通道的第1输入输出垫、第2输入输出垫以及输入输出电路。
5.根据权利要求1所述的半导体装置,还具备:
垫,用于输入能够用于调整将数据从所述存储器装置输出到所述控制器的时序的时钟信号。
6.一种半导体装置,能够与存储器装置之间收发信号,且具有:
控制器,能够控制所述存储器装置;
多个第1输入输出垫,和与所述存储器装置之间的第1通道相关联,且排列为至少一行;
多个第2输入输出垫,和所述第1通道相关联,且排列为至少一行;
输入电路,将所述第1及第2输入输出垫所接收的数据输入到所述存储器装置;以及
用于时钟信号的输入的垫,配置在所述多个第2输入输出垫的行,所述时钟信号能够用于调整将数据从所述存储器装置输出到所述控制器的时序。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东芝存储器株式会社,未经东芝存储器株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110411837.5/1.html,转载请声明来源钻瓜专利网。