[发明专利]处理器系统在审
申请号: | 202110641303.1 | 申请日: | 2021-06-08 |
公开(公告)号: | CN113284532A | 公开(公告)日: | 2021-08-20 |
发明(设计)人: | 赖振楠 | 申请(专利权)人: | 深圳宏芯宇电子股份有限公司 |
主分类号: | G11C11/401 | 分类号: | G11C11/401 |
代理公司: | 深圳市嘉勤知识产权代理有限公司 44651 | 代理人: | 董琳 |
地址: | 518000 广东省深圳市福田区梅林街*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 系统 | ||
1.一种处理器系统,其特征在于,包括处理器单元、内存控制单元、随机存储单元、闪存单元;所述处理器单元与所述内存控制单元电性连接,所述内存控制单元分别与所述随机存储单元、闪存单元电性连接,所述处理器单元通过所述内存控制单元读取所述随机存储单元中的数据指令集,所述随机存储单元通过所述内存控制单元映射所述闪存单元;所述内存控制单元用于根据所述处理器单元的请求,从所述随机存储单元读取并反馈对应的指令,并在所述随机存储单元中的数据指令集符合预设条件时,从所述闪存单元获取所述数据指令集的后续指令集并写入到所述随机存储单元。
2.根据权利要求1所述的处理器系统,其特征在于,所述处理器单元包括第一处理器单元和第二处理器单元,所述数据指令集包括第一指令集和第二指令集,所述预设条件包括第一预设条件和第二预设条件,所述第一指令集为等待所述第一处理器单元处理的指令集,所述第二指令集为等待所述第二处理器单元处理的指令集;
所述内存控制单元用于根据所述第一处理器单元和第二处理器单元的请求,从所述随机存储单元读取并反馈对应的指令,并在所述随机存储单元中的第一指令集符合第一预设条件时,从所述闪存单元获取所述第一指令集的后续指令集并写入到所述随机存储单元,以及在所述随机存储单元中的第二指令集符合第二预设条件时,从所述闪存单元获取所述第二指令集的后续指令集并写入到所述随机存储单元。
3.根据权利要求2所述的处理器系统,其特征在于,所述第一处理器单元还用于从所述随机存储单元读取所述第二指令集的后续指令集。
4.根据权利要求2所述的处理器系统,其特征在于,所述第一处理器单元还用于将处理之后的第一指令集或其处理结果缓存至所述随机存储单元,所述第二处理器单元用于从所述随机存储单元读取所述处理之后的第一指令集。
5.根据权利要求3或4所述的处理器系统,其特征在于,所述随机存储单元包括第一映射区和第二映射区,所述第一映射区用于缓存所述第一指令集及其后续指令集,所述第二映射区用于缓存所述第二指令集及其后续指令集。
6.根据权利要求3或4所述的处理器系统,其特征在于,所述随机存储单元包括第一映射区、第二映射区、第三映射区和第四映射区,所述第一映射区用于缓存所述第一指令集,所述第三映射区用于缓存所述第一指令集的后续指令集;所述第二映射区用于缓存所述第二指令集,所述第四映射区用于缓存所述第二指令集的后续指令集。
7.根据权利要求6所述的处理器系统,其特征在于,所述第一映射区和所述第三映射区用于缓存所述数据指令集时相互切换;所述第二映射区和第四映射区用于缓存所述数据指令集时相互切换。
8.根据权利要求1至7任一项所述的处理器系统,其特征在于,所述预设条件为所述随机存储单元中等待所述多个处理器单元读取的数据指令集的数量小于预设值,或者预计所述随机存储单元中等待读取的数据指令集在所述多个处理器中执行的时间小于预设时间。
9.根据权利要求1至7任一项所述的处理器系统,其特征在于,所述内存控制单元还包括仲裁器单元,所述仲裁器单元用于确定所述处理器单元的请求的执行顺序和/或用于确定同一数据指令集在不同处理器单元之间的处理顺序。
10.根据权利要求1至7任一项所述的处理器系统,其特征在于,所述处理器单元、随机存储单元、内存控制单元、闪存单元集成于同一处理器芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳宏芯宇电子股份有限公司,未经深圳宏芯宇电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110641303.1/1.html,转载请声明来源钻瓜专利网。