[发明专利]一种交错信号产生电路和集成芯片在审
申请号: | 202110805988.9 | 申请日: | 2021-07-16 |
公开(公告)号: | CN115622541A | 公开(公告)日: | 2023-01-17 |
发明(设计)人: | 孙圆圆 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 于丹 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 交错 信号 产生 电路 集成 芯片 | ||
1.一种交错信号产生电路,其特征在于,包括:
脉冲产生电路,用于根据初始信号,生成第一周期脉冲信号和第二周期脉冲信号;
计数电路,用于对所述第一周期脉冲信号和所述第二周期脉冲信号进行计数,生成多个等间隔的上升沿触发信号和等间隔的下降沿触发信号;
信号产生电路,用于根据输入的上升沿触发信号和输入的下降沿触发信号,生成交错脉冲信号。
2.根据权利要求1所述的电路,其特征在于,所述信号产生电路包括多个信号产生子电路;
每个信号产生子电路,用于根据输入的上升沿触发信号和输入的下降沿触发信号,生成交错脉冲子信号;
其中,多个所述交错脉冲子信号组成所述交错脉冲信号。
3.根据权利要求2所述的电路,其特征在于,所述信号产生子电路包括SR锁存器、第一非门和第二非门:
所述SR锁存器的第一输入端用于输入上升沿触发信号,所述SR锁存器的第二输入端用于输入下降沿触发信号,所述SR锁存器的第三输入端用于输入上升沿交错使能信号,所述SR锁存器的输出端与所述第一非门的输入端连接;
所述第一非门的输出端与所述第二非门的输入端连接;
所述第二非门的输出端用于输出所述交错脉冲子信号。
4.根据权利要求2所述的电路,其特征在于,若输入到多个所述信号产生子电路中相邻的信号产生子电路的上升沿触发信号的间隔相同,则所述交错脉冲信号为等间隔的交错脉冲信号;
若输入到多个所述信号产生子电路中相邻的信号产生子电路的上升沿触发信号的间隔不同,则所述交错脉冲信号为非等间隔的交错脉冲信号;
若输入到每个所述信号产生子电路中的上升沿触发信号和与其对应的下降沿触发信号的间隔相同,则所述交错脉冲信号为等脉宽的交错脉冲信号;
若输入到每个所述信号产生子电路中的上升沿触发信号和与其对应的下降沿触发信号的间隔不同,则所述交错脉冲信号为非等脉宽的交错脉冲信号。
5.根据权利要求1所述的电路,其特征在于,所述脉冲产生电路包括第一周期脉冲信号产生电路和第二周期脉冲信号产生电路;
所述第一周期脉冲信号产生电路,用于根据所述初始信号和第一控制信号,生成所述第一周期脉冲信号;
所述第二周期脉冲信号产生电路,用于根据所述初始信号和第二控制信号,生成所述第二周期脉冲信号。
6.根据权利要求5所述的电路,其特征在于,所述第一周期脉冲信号产生电路包括:第一振荡器和第三非门;所述第一控制信号包括上升沿交错使能信号、上升沿交错调整延迟信号和上升沿交错调整延迟反信号;
所述第一振荡器的第一输入端用于输入所述初始信号,所述第一振荡器的第二输入端用于输入所述上升沿交错使能信号,所述第一振荡器的第三输入端用于输入所述上升沿交错调整延迟信号,所述第一振荡器的第四输入端用于输入所述上升沿交错调整延迟反信号,所述第一振荡器的输出端与所述第三非门的输入端连接;所述第三非门的输出端用于输出所述第一周期脉冲信号;
所述第二周期脉冲信号产生电路包括第二振荡器、第四非门和第一与非门;所述第二控制信号包括下降沿交错使能信号、上升沿交错调整延迟信号、上升沿交错调整延迟反信号和下降沿使能信号;
所述第四非门的输入端用于输入所述初始信号,所述第四非门的输出端与所述第二振荡器的第一输入端连接;
所述第二振荡器的第二输入端用于输入所述下降沿交错使能信号,所述第二振荡器的第三输入端用于输入所述上升沿交错调整延迟信号,所述第二振荡器的第四输入端用于输入所述上升沿交错调整延迟反信号,所述第二振荡器的输出端与所述第一与非门的第一输入端连接;
所述第一与非门的第二输入端用于输入所述下降沿使能信号,所述第一与非门的输出端用于输出所述第二周期脉冲信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110805988.9/1.html,转载请声明来源钻瓜专利网。