[发明专利]一种交错信号产生电路和集成芯片在审
申请号: | 202110805988.9 | 申请日: | 2021-07-16 |
公开(公告)号: | CN115622541A | 公开(公告)日: | 2023-01-17 |
发明(设计)人: | 孙圆圆 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 于丹 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 交错 信号 产生 电路 集成 芯片 | ||
本发明公开了一种交错信号产生电路和集成芯片,用于解决现有技术中交错信号产生电路不够灵活的问题。本发明实施例中脉冲产生电路产生第一周期脉冲信号和第二周期脉冲信号,计数电路对第一周期脉冲信号和第二周期脉冲信号进行计数,生成上升沿触发信号和下降沿触发信号,信号产生电路根据输入的上升沿触发信号和输入的下降沿触发信号,生成交错脉冲信号,由于输入到每个信号产生电路的上升沿触发信号之间的间隔可以相同,也可以不同,输入到每个信号产生电路的上升沿触发信号和下降沿触发信号之间的间隔可以相同,也可以不同,从而得到的交错脉冲信号的脉宽和间距可以灵活设置,进而提高交错脉冲信号产生电路的灵活性。
技术领域
本发明涉及电路技术领域,特别涉及一种交错信号产生电路和集成芯片。
背景技术
目前芯片设计领域日益注重高集成度、多功能性、低功耗、小型化等技术指标。随着芯片产业的各项技术不断革新,以及系统应用设计的简单化和设计功能多样化的要求出现,使芯片电路设计变得更加复杂,因此,对于信号产生电路灵活性、功能多样性的要求日益提高。
芯片电路设计领域常用到交错信号,交错信号可以分为等间隔等脉宽交错信号、非等间隔等脉宽交错信号、等间隔非等脉宽交错信号和非等间隔非等脉宽交错信号。现有中产生交错信号的电路只能产生一种类型的交错信号,不够灵活。
发明内容
本发明提供一种交错信号产生电路和集成芯片,用以解决现有技术中存在的交错信号产生电路不够灵活的问题。
第一方面,本发明实施例提供一种交错信号产生电路,包括:
脉冲产生电路,用于根据延时信号和初始信号,生成第一周期脉冲信号和第二周期脉冲信号;
计数电路,用于对所述第一周期脉冲信号和所述第二周期脉冲信号进行计数,生成上升沿触发信号和下降沿触发信号;
信号产生电路,用于根据输入的上升沿触发信号和输入的下降沿触发信号,生成交错脉冲信号。
在一种可能的实现方式中,所述信号产生电路包括多个信号产生子电路;
每个信号产生子电路,用于根据输入的上升沿触发信号和输入的下降沿触发信号,生成交错脉冲子信号;
其中,多个所述交错脉冲子信号组成所述交错脉冲信号。
在一种可能的实现方式中,所述信号产生子电路包括SR锁存器、第一非门和第二非门:
所述SR锁存器的第一输入端用于输入上升沿触发信号,所述SR锁存器的第二输入端用于输入下降沿触发信号,所述SR锁存器的第三输入端用于输入上升沿交错使能信号,所述SR锁存器的输出端与所述第一非门的输入端连接;
所述第一非门的输出端与所述第二非门的输入端连接;
所述第二非门的输出端用于输出所述交错脉冲子信号。
在一种可能的实现方式中,若输入到多个所述信号产生子电路中相邻的信号产生子电路的上升沿计数信号的时间间隔相同,则所述交错脉冲信号为等间隔的交错脉冲信号;
若输入到多个所述信号产生子电路中相邻的信号产生子电路的上升沿计数信号的时间间隔不同,则所述交错脉冲信号为非等间隔的交错脉冲信号;
若输入到每个所述信号产生子电路中的上升沿计数信号和与其对应的下降沿计数信号的时间间隔相同,则所述交错脉冲信号为等脉宽的交错脉冲信号;
若输入到每个所述信号产生子电路中的上升沿计数信号和与其对应的下降沿计数信号的时间间隔不同,则所述交错脉冲信号为非等脉宽的交错脉冲信号。
在一种可能的实现方式中,所述脉冲产生电路包括第一周期脉冲信号产生电路和第二周期脉冲信号产生电路;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110805988.9/2.html,转载请声明来源钻瓜专利网。