[发明专利]编码器电路及通讯芯片有效
申请号: | 202110816395.2 | 申请日: | 2021-07-20 |
公开(公告)号: | CN113271117B | 公开(公告)日: | 2021-10-01 |
发明(设计)人: | 贾生龙;李瑞平;池伟 | 申请(专利权)人: | 上海芯龙半导体技术股份有限公司南京分公司 |
主分类号: | H04B1/40 | 分类号: | H04B1/40 |
代理公司: | 上海思捷知识产权代理有限公司 31295 | 代理人: | 刘畅 |
地址: | 210044 江苏省南京*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 编码器 电路 通讯 芯片 | ||
1.一种编码器电路,应用于采用HBS协议的通讯芯片,其特征在于,所述编码器电路包括:
输入信号鉴别模块,用于接入相应的输入信号并对所述输入信号进行鉴别,以在检测到所述输入信号为第偶数个低电平信号时,输出一个高电平信号,否则,输出一个低电平信号;
编码信号输出模块,连接所述输入信号鉴别模块并接入所述输入信号,以用于在检测到所述输入信号为高电平信号时,输出对所述输入信号进行编码而得到的两个中电平信号,以及,在检测到所述输入信号为低电平信号时,根据所述输入信号鉴别模块的输出,将所述输入信号编码成两个电平相反的输出信号,以使所述编码信号输出模块的两个输出信号随着所述输入信号的变化,分别为呈高电平、中电平、低电平连续变化的信号,或者为呈低电平、中电平、高电平连续变化的信号。
2.如权利要求1所述的编码器电路,其特征在于,所述编码信号输出模块包括第一输出端和第二输出端;
当所述编码信号输出模块检测到所述输入信号为低电平信号且所述输入信号鉴别模块的输出为低电平信号时,所述第一输出端的输出信号为低电平信号且所述第二输出端的输出信号为高电平信号;以及,
当所述编码信号输出模块检测到所述输入信号为低电平信号且所述输入信号鉴别模块的输出为高电平信号时,所述第一输出端的输出信号为高电平信号且所述第二输出端的输出信号为低电平信号。
3.如权利要求2所述的编码器电路,其特征在于,还包括:电流基准模块,接入一基准电压,以用于为所述输入信号鉴别模块和所述编码信号输出模块提供所需的偏置电流。
4.如权利要求3所述的编码器电路,其特征在于,所述电流基准模块包括第一三极管、第二三极管和第一电阻;其中,
所述第一三极管的发射极与所述通讯芯片内部的供电电压连接,所述第一三极管的基极与所述第二三极管的集电极以及所述第一三极管的集电极连接,并作为所述电流基准模块的输出端与所述输入信号鉴别模块连接,所述第二三极管的发射极与所述第一电阻的一端连接,所述第二三极管的基极与基准电压连接,所述第一电阻的另一端与参考地端连接。
5.如权利要求4所述的编码器电路,其特征在于,输入信号鉴别模块包括第一电容、第三至第十六三极管、第二至第四电阻和运算放大器;其中,
第三三极管的集电极与第五三极管的基极以及第四三极管的集电极连接,第四三极管的基极与输入信号连接,第五三极管的发射极与第六三极管的集电极、第七三极管的集电极以及第七三极管的基极连接,第七三极管的发射极与运算放大器的反相输入端、第一电容的上极板以及第八三极管的集电极连接,运算放大器的同相输入端与第二电阻至第四电阻的一端均相连,第二电阻的另一端与第十二三极管的集电极连接,第十二三极管的基极与第十三极管的集电极以及第十一三极管的集电极连接,第十一三极管的基极与运算放大器的输出端、第十四三极管的基极以及第十六三极管的基极连接,第十四三极管的集电极与第十三三极管的集电极、第九三极管的集电极、第九三极管的基极以及第八三极管的基极连接,第十六三极管的集电极与第十五三极管的集电极相连后作为输入信号鉴别模块的输出端,连接编码信号输出模块;第三三极管、第六三极管、第十三极管、第十三三极管以及第十五三极管的基极均与电流基准模块的输出端连接,第三电阻的另一端和第三三极管、第六三极管、第十三极管、第十三三极管以及第十五三极管的发射极均与芯片内部的供电电压连接,且第四电阻的另一端、第一电容的下极板和第四三极管、第八至第九三极管、第十一至第十二三极管、第十四三极管以及第十六三极管的发射极均与参考地端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海芯龙半导体技术股份有限公司南京分公司,未经上海芯龙半导体技术股份有限公司南京分公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110816395.2/1.html,转载请声明来源钻瓜专利网。