[发明专利]一种存算一体的堆叠芯片在审
申请号: | 202111028372.1 | 申请日: | 2021-09-02 |
公开(公告)号: | CN113722268A | 公开(公告)日: | 2021-11-30 |
发明(设计)人: | 周骏;郭一欣;左丰国;马亮 | 申请(专利权)人: | 西安紫光国芯半导体有限公司 |
主分类号: | G06F15/76 | 分类号: | G06F15/76;G06F15/78 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 黎坚怡 |
地址: | 710000 陕西省西安市西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 一体 堆叠 芯片 | ||
本发明提供一种存算一体的堆叠芯片,包括:第一可编程门阵列组件,第一可编程门阵列组件包括第一接口模块,第一接口模块嵌入于第一可编程门阵列组件内,第一接口模块包括第一键合引出区域;第二可编程门阵列组件,第二可编程门阵列组件包括第二接口模块,第二接口模块嵌入于第二可编程门阵列组件内,第二接口模块包括第三键合引出区域;第一存储阵列组件,设置有第二键合引出区域;第一键合引出区域、第二键合引出区域、第三键合引出区域键合连接,以将第一可编程门阵列组件、第二可编程门阵列组件以及第一存储阵列组件上的互连信号连接在一起。实现存储访问的高带宽、低功耗的目的。
技术领域
本发明涉及集成电路技术领域,特别是涉及一种存算一体的堆叠芯片。
背景技术
随着应用计算规模的快速增长,存储访问的带宽和能耗开销成为限制规模性计算电路发展的重要因素。
发明内容
本发明提供一种存算一体的堆叠芯片,其能够实现存储访问的高带宽、低功耗。
为解决上述技术问题,本发明提供的一个技术方案为:提供一种存算一体的堆叠芯片,包括:第一可编程门阵列组件,第一可编程门阵列组件包括第一接口模块,第一接口模块嵌入于第一可编程门阵列组件内,第一接口模块包括第一键合引出区域;第二可编程门阵列组件,第二可编程门阵列组件包括第二接口模块,第二接口模块嵌入于第二可编程门阵列组件内,第二接口模块包括第三键合引出区域;第一存储阵列组件,设置有第二键合引出区域;第一键合引出区域、第二键合引出区域、第三键合引出区域键合连接,以将第一可编程门阵列组件、第二可编程门阵列组件以及第一存储阵列组件上的互连信号连接在一起。
其中,第二可编程门阵列组件设置于第一可编程门阵列组件远离第一存储阵列组件的一侧;第一接口模块还包括:第四键合引出区域,第四键合引出区域、第三键合引出区域键合连接,第一键合引出区域以及第二键合引出区域键合连接,以将第一可编程门阵列组件、第二可编程门阵列组件以及第一存储阵列组件上的互连信号连接在一起。
其中,第二可编程门阵列组件设置于第一存储阵列组件远离第一可编程门阵列组件的一侧;第一存储阵列组件还包括:第四键合引出区域,第四键合引出区域、第三键合引出区域键合连接,第一键合引出区域以及第二键合引出区域键合连接,以将第一可编程门阵列组件、第二可编程门阵列组件以及第一存储阵列组件上的互连信号连接在一起。
其中,第二可编程门阵列组件的数量至少为2。
其中,存算一体的堆叠芯片还包括:存储控制单元,存储控制单元设置于第一接口模块,或第二接口模块上;第一可编程门阵列组件以及第二可编程门阵列组件共用同一存储控制单元访问第一存储阵列组件的同一存储单元。
其中,第一可编程门阵列组件还包括:第一可编程逻辑单元,连接存储控制单元,第一可编程逻辑单元引出第一逻辑信号;第二可编程门阵列组件还包括:第二可编程逻辑单元,连接存储控制单元,第二可编程逻辑单元引出第二逻辑信号;存储控制单元基于第一逻辑信号以及第二逻辑信号选择第一可编程门阵列组件访问第一存储阵列组件或者第二可编程门阵列组件访问第一存储阵列组件。
其中,存算一体的堆叠芯片还包括:第一存储控制单元以及第二存储控制单元;第一存储控制单元设置于第一接口模块上,第二存储控制单元设置于第二接口模块上;第一可编程门阵列组件利用第一存储控制单元访问第一存储阵列组件的存储单元;第二可编程门阵列组件利用第二存储控制单元访问第一存储阵列组件的存储单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安紫光国芯半导体有限公司,未经西安紫光国芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111028372.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:集流体生产方法以及生产装置
- 下一篇:一种矿用岩巷掘进机