[发明专利]存储芯片、存储芯片的读写方法、读写装置和单片机在审
申请号: | 202111139073.5 | 申请日: | 2021-09-27 |
公开(公告)号: | CN113936727A | 公开(公告)日: | 2022-01-14 |
发明(设计)人: | 杨盛玮 | 申请(专利权)人: | 长江存储科技有限责任公司 |
主分类号: | G11C16/10 | 分类号: | G11C16/10;G11C16/24;G11C16/26 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 霍文娟 |
地址: | 430074 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 芯片 读写 方法 装置 单片机 | ||
1.一种存储芯片,其特征在于,包括主存储器和辅存储器,所述辅存储器包括缓冲器,所述主存储器包括:
存储阵列,包括多个存储单元;
多个间隔的位线,存储单元列通过所述位线与所述缓冲器一一对应地通信连接,一个所述存储单元列包括一条所述位线连接的所有所述存储单元。
2.根据权利要求1所述的存储芯片,其特征在于,所述主存储器还包括:
行地址译码器,与所述存储阵列通信连接,用于根据行信息信号确定待读写存储单元的地址。
3.一种存储芯片的读写方法,存储芯片包括主存储器、辅存储器和控制器,所述辅存储器包括缓冲器,所述控制器与所述主存储器通信连接,所述主存储器包括存储阵列和多个间隔的位线,所述存储阵列包括多个存储单元,存储单元列通过所述位线与所述缓冲器一一对应地通信连接,一个所述存储单元列包括一条所述位线连接的所有所述存储单元,所述方法包括:
将各所述缓冲器存储的第一数据写入对应的所述存储单元列中;
读取各所述存储单元列中存储的第二数据,并将所述第二数据传输至所述控制器。
4.根据权利要求3所述的方法,其特征在于,将各所述缓冲器的第一数据写入对应的存储单元列中,包括:
根据行信息信号确定所述存储单元列的待读写存储单元;
将所述第一数据写入对应的所述待读写存储单元。
5.根据权利要求3所述的方法,其特征在于,读取各存储单元列中的第二数据,并将所述第二数据传输至所述控制器,包括:
根据行信息信号确定所述存储单元列的待读写存储单元;
读取所述待读写存储单元的所述第二数据,并将所述第二数据传输至所述控制器。
6.一种存储芯片的读写装置,存储芯片包括主存储器、辅存储器和控制器,所述辅存储器包括缓冲器,所述控制器与所述主存储器通信连接,所述主存储器包括存储阵列和多个间隔的位线,所述存储阵列包括多个存储单元,存储单元列通过所述位线与所述缓冲器一一对应地通信连接,一个所述存储单元列包括一条所述位线连接的所有所述存储单元,所述装置包括:
写入单元,用于将各所述缓冲器存储的第一数据写入对应的所述存储单元列中;
读取单元,用于读取各所述存储单元列中存储的第二数据,并将所述第二数据传输至所述控制器。
7.根据权利要求6所述的装置,其特征在于,所述写入单元包括:
第一确定单元,用于根据行信息信号确定所述存储单元列的待读写存储单元;
写入模块,用于将所述第一数据写入对应的所述待读写存储单元。
8.根据权利要求6所述的装置,其特征在于,所述读取单元包括:
第二确定单元,用于根据行信息信号确定所述存储单元列的待读写存储单元;
读取模块,用于读取所述待读写存储单元的所述第二数据,并将所述第二数据传输至所述控制器。
9.一种单片机,存储芯片和存储芯片的读写装置,其特征在于,所述存储芯片为权利要求1或2所述的存储芯片,所述存储芯片的读写装置为权利要求6至8任一项所述的读写装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长江存储科技有限责任公司,未经长江存储科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111139073.5/1.html,转载请声明来源钻瓜专利网。