[发明专利]存储器、存储器控制方法和系统在审
申请号: | 202111193759.2 | 申请日: | 2021-10-13 |
公开(公告)号: | CN114141291A | 公开(公告)日: | 2022-03-04 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 上海格易电子有限公司 |
主分类号: | G11C16/04 | 分类号: | G11C16/04;G11C16/30;G11C8/10;G11C5/14;G06F13/42;G06F1/3234;G06F1/06 |
代理公司: | 北京展翼知识产权代理事务所(特殊普通合伙) 11452 | 代理人: | 张阳 |
地址: | 200131 上海市浦东新区中国(上海)自由贸易试验*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制 方法 系统 | ||
1.一种存储器,包括:
第一电路集合,包括存储单元阵列、以及基于接收到的外部指令对所述存储单元阵列进行操作的第一控制逻辑电路;以及
第二电路集合,包括第二控制逻辑电路和电源管理器,
其中,响应于进入低功耗状态指令,所述电源管理器禁用所述第一电路集合,所述存储器进入低功耗状态,
响应于接收芯片选通信号和第一预定接口的输入信号的第一预定组合信号,所述第二控制逻辑电路使所述电源管理器为所述第一电路集合供电,使得所述存储器从所述低功耗状态进入待机状态。
2.如权利要求1所述的存储器,其中,所述第一预定接口是时钟接口,并且
响应于接收到芯片选通信号和预定触发次数的时钟信号的所述第一预定组合信号,所述第二控制逻辑电路使所述电源管理器为所述第一电路集合供电。
3.如权利要求1所述的存储器,其中,所述第一预定接口包括如下的至少一个:
保持接口;
写保护接口;
时钟接口;
数据输入接口;和
数据输出接口。
4.如权利要求1所述的存储器,其中,所述存储器包括电源端口,所述电源端口连接外部电源,所述第二电路集合由所述外部电源供电低功耗。
5.如权利要求1所述的存储器,其中,所述第二电路集合包括芯片选通信号缓冲和第一预定接口信号缓冲。
6.如权利要求1所述的存储器,其中,所述第一电路集合包括指令译码器,
响应于所述指令译码器接收到进入低功耗状态指令,所述电源管理器禁用所述第一电路集合,所述存储器从待机状态进入低功耗状态。
7.如权利要求1所述的存储器,所述第二电路集合包括还包括状态寄存器,其中,所述状态寄存器在待机状态和低功耗状态下处于使能状态。
8.如权利要求1所述的存储器,其中,所述存储器还包括第三电路集合,
所述第三电路集合包括指令译码器,所述第二电路集合还包括状态寄存器和ID寄存器,
响应于芯片选通信号和第二预定接口的输入信号的组合信号,所述低功耗第二控制逻辑电路使所述电源管理器为所述第三电路集合供电同时保持禁用所述第一电路集合,使得所述存储器从所述低功耗状态进入次低功耗状态。
9.一种存储器控制方法,所述存储器包括第一电路集合和第二电路集合,所述第一电路集合包括存储单元阵列、以及基于接收到的外部指令对所述存储单元阵列进行操作的第一控制逻辑电路,第二电路集合包括第二控制逻辑电路和电源管理器,所述方法包括:
响应于进入低功耗状态指令,所述电源管理器禁用所述第一电路集合,使得所述存储器进入低功耗状态;以及
响应于芯片选通信号和预定接口输入信号的第一预定组合信号,所述第二控制逻辑电路低功耗使所述电源管理器为所述第一电路集合供电,使得所述存储器从所述低功耗状态进入待机状态。
10.一种系统,包括:
主机;
接口总线;以及
如权利要求1-8所述的存储器,其通过所述输入输出接口与上述接口总线的连接,耦合至所述主机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海格易电子有限公司,未经上海格易电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111193759.2/1.html,转载请声明来源钻瓜专利网。