[发明专利]VDMOS器件及其制造方法有效

专利信息
申请号: 202111224609.3 申请日: 2021-10-20
公开(公告)号: CN113937167B 公开(公告)日: 2023-06-23
发明(设计)人: 孙鹤;王加坤 申请(专利权)人: 杭州芯迈半导体技术有限公司
主分类号: H01L29/78 分类号: H01L29/78;H01L29/06;H01L21/336
代理公司: 上海光华专利事务所(普通合伙) 31219 代理人: 刘逸潇
地址: 310051 浙江省杭州*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: vdmos 器件 及其 制造 方法
【权利要求书】:

1.一种VDMOS器件,其特征在于,包括若干个结构相同的元胞单元;各元胞单元的上部形成元胞水平结构;所述元胞水平结构包括:若干个相互隔离的源区,和围绕各所述源区设置的栅极区;所述源区的边界和所述栅极区的边界重合;各所述栅极区于延伸方向上的交汇重叠区域形成栅极交汇区,其余的所述栅极区形成栅极非汇区;于所述栅极交汇区设有分隔区;所述元胞单元于对应所述栅极非交汇区设有JFET区;所述元胞单元于对应所述分隔区设有JFET隔断区;所述JFET区和所述JFET隔断区具有相同的导电类型,且所述JFET区的掺杂浓度大于所述JFET隔断区的掺杂浓度。

2.根据权利要求1所述的VDMOS器件,其特征在于,所述分隔区的边界范围位于所述栅极交汇区的边界范围内,且所述分隔区的面积不大于所述栅极交汇区的面积。

3.根据权利要求2所述的VDMOS器件,其特征在于,所述元胞单元包括:

半导体基体,包括第一导电类型的衬底和位于所述衬底上的外延层;所述外延层为第一导电类型;所述衬底为所述VDMOS的漏极区;

JFET区,为第一导电类型,各所述JFET区形成于所述外延层对应所述栅极非交汇区中,且所述JFET从所述外延层的上表面向所述衬底方向延伸;

JFET隔断区,为第一导电类型,各所述JFET隔断区形成于所述外延层对应所述分隔区中;

第二导电类型阱区,位于所述栅极区两侧的所述外延层中;所述第二导电类型阱区的侧壁与所述JFET的侧壁相接触;

第一导电类型源区,位于所述第二导电类型阱区中且位于靠近所述JFET区的一侧;

第二导电类型接触体区,位于所述第二导电类型阱区中,所述第二导电类型接触体区的侧壁与所述第一导电类型源区的侧壁相接触;

栅极,位于所述外延层上表面的所述栅极区中;所述栅极包括栅极电极和栅极介质层;所述栅极与所述JFET区、所述第二导电类型阱区和所述第一导电类型源区接触;

源极电极,为金属层,与所述第一导电类型源区和所述第二导电类型接触体区连接;以及,

漏极电极,位于所述衬底远离所述外延层的表面上。

4.根据权利要求3所述的VDMOS器件,其特征在于,所述JFET隔断区为所述外延层的部分,所述JFET隔断区的掺杂浓度和所述外延层的掺杂浓度相同。

5.根据权利要求3所述的VDMOS器件,其特征在于,所述第二导电类型阱区掺杂浓度,大于所述JFET区的掺杂浓度;所述JFET区的掺杂浓度,大于所述外延层的掺杂浓度。

6.根据权利要求3所述的VDMOS器件,其特征在于,所述第二导电类型阱区与所述JFET区之间的掺杂浓度差,小于所述第二导电类型阱与所述外延层之间的掺杂浓度差。

7.根据权利要求3所述的VDMOS器件,其特征在于,于所述外延层向所述衬底层延伸方向上,所述JFET区的延伸深度不大于所述第二导电类型阱的延伸深度。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州芯迈半导体技术有限公司,未经杭州芯迈半导体技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202111224609.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top