[发明专利]存储系统和存储系统的操作方法在审
申请号: | 202111549767.6 | 申请日: | 2021-12-17 |
公开(公告)号: | CN114724601A | 公开(公告)日: | 2022-07-08 |
发明(设计)人: | 郑喆文;姜郁成;金雄来 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C11/406 | 分类号: | G11C11/406;G11C11/408 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;李少丹 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储系统 操作方法 | ||
1.一种存储系统,包括:
地址加扰器,适于基于加扰规则对地址进行加扰以生成加扰地址;
存储器核,包括多个存储单元并且适于在由所述加扰地址指定的存储单元中存储数据;以及
加扰控制电路,适于响应于攻击条件的满足而改变所述加扰规则。
2.根据权利要求1所述的存储系统,还包括:
行锤击攻击模式检测电路,适于检测对于所述存储器核的行锤击攻击模式;以及
纠错电路,适于检测和纠正从所述存储器核读取的数据中的错误。
3.根据权利要求2所述的存储系统,
其中,所述加扰控制电路还适于:当所述行锤击攻击模式检测电路检测到对于所述存储器核内的一行存储单元的行锤击攻击模式并且所述纠错电路检测到在所述行的相邻行中的等于或大于阈值的错误时,确定所述攻击条件得以满足。
4.根据权利要求2所述的存储系统,
还包括电熔丝阵列电路,
其中,所述加扰控制电路还适于在所述电熔丝阵列电路中存储与所述加扰规则相关的信息。
5.根据权利要求2所述的存储系统,
其中,所述地址加扰器、所述加扰控制电路、所述行锤击攻击模式检测电路和所述纠错电路被包括在所述存储系统内的存储器控制器中,以及
其中,所述存储器核和所述电熔丝阵列电路被包括在所述存储系统内的存储器中。
6.根据权利要求2所述的存储系统,
其中,所述加扰控制电路、所述行锤击攻击模式检测电路和所述纠错电路被包括在所述存储系统内的存储器控制器中,以及
其中,所述地址加扰器、所述存储器核和所述电熔丝阵列电路被包括在所述存储系统内的存储器中。
7.根据权利要求1所述的存储系统,其中,所述存储器核还适于:
在所述加扰控制电路改变所述加扰规则之前备份存储在所述存储器核中的数据,以及
在所述加扰控制电路改变所述加扰规则之后恢复备份的数据。
8.一种用于操作存储系统的方法,包括:
根据第一加扰规则对地址进行加扰以产生第一加扰地址;
基于所述第一加扰地址访问存储器核;
确定对于所述存储器核的攻击条件得以满足;
将所述第一加扰规则改变为第二加扰规则;
根据所述第二加扰规则对所述地址进行加扰以产生第二加扰地址;以及
基于所述第二加扰地址访问所述存储器核。
9.根据权利要求8所述的方法,其中,所述确定包括:
检测到对于所述存储器核内的一行存储单元的行锤击攻击模式;以及
检测到在所述行的相邻行中发生的等于或大于阈值的错误。
10.根据权利要求8所述的方法,还包括在所述改变之前备份存储在所述存储器核中的数据。
11.根据权利要求10所述的方法,还包括在所述改变之后将备份的数据恢复到所述存储器核中。
12.根据权利要求8所述的方法,
其中,由所述存储系统内的存储器控制器来执行根据所述第一加扰规则的加扰、所述确定、所述改变和根据所述第二加扰规则的加扰,以及
其中,由所述存储系统内的存储器来执行基于所述第一加扰地址的访问和基于所述第二加扰地址的访问。
13.根据权利要求8所述的方法,
其中,由所述存储系统内的存储器控制器来执行所述确定和所述改变,以及
其中,由所述存储系统内的存储器来执行根据所述第一加扰规则的加扰、根据所述第二加扰规则的加扰、基于所述第一加扰地址的访问和基于所述第二加扰地址的访问。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111549767.6/1.html,转载请声明来源钻瓜专利网。