[发明专利]轨到轨迟滞比较电路及电子设备在审
申请号: | 202210519640.8 | 申请日: | 2022-05-13 |
公开(公告)号: | CN115001462A | 公开(公告)日: | 2022-09-02 |
发明(设计)人: | 宋阳;韩文涛;田永刚;周唯晔;赵鹏 | 申请(专利权)人: | 深圳市国微电子有限公司 |
主分类号: | H03K5/26 | 分类号: | H03K5/26;H03K5/08 |
代理公司: | 深圳中一联合知识产权代理有限公司 44414 | 代理人: | 阳方玉 |
地址: | 518000 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 轨到轨 迟滞 比较 电路 电子设备 | ||
本申请属于轨到轨迟滞比较器领域,提供一种轨到轨迟滞比较电路及电子设备,轨到轨迟滞比较电路包括轨到轨输入模块、钳位电流比较模块和迟滞缓冲模块。轨到轨输入模块用于接收输入信号和偏置电源信号,并根据输入信号和偏置电源信号生成单端信号,钳位电流比较模块连接轨到轨输入模块,用于接收单端信号和偏置电源信号,并对单端信号的电压进行钳位处理,生成钳位电流信号。迟滞缓冲模块连接钳位电流比较模块,用于接收钳位电流信号,并对钳位电流信号进行迟滞缓冲处理生成驱动信号。轨到轨输入模块在输入信号的共模范围较宽时能够正常进行工作,同时钳位电流比较模块提高了轨到轨迟滞比较电路的工作速度。
技术领域
本申请属于轨到轨迟滞比较器领域,尤其涉及一种轨到轨迟滞比较电路及电子设备。
背景技术
低压输入信号(LVDS,Low Voltage Differential Signaling)可以实现低摆幅输入信号的高速传输,可以提供快速边沿的驱动输出信号,常常用来传递时钟信号。时钟驱动广泛应用于各种计算机和通信系统中,实现时钟的分配和驱动等功能。在高速差分驱动技术中,相比CML和ECL结构,LVDS输入具有最宽的共模输入范围和较低的输出摆幅,有助于实现低功耗,如果是多通道LVDS时钟驱动芯片,优势更加明显。
然而,现有的轨到轨的比较器具有无法处理宽共模范围的LVDS的问题。
发明内容
本申请的目的在于提供一种轨到轨迟滞比较电路及电子设备,旨在解决轨到轨的比较器无法处理宽共模范围的LVDS的问题。
本申请在一方面提供了一种轨到轨迟滞比较电路,所述轨到轨迟滞电路包括:
轨到轨输入模块,用于接收输入信号和偏置电源信号,并根据所述输入信号和所述偏置电源信号生成单端信号;
钳位电流比较模块,连接所述轨到轨输入模块,用于接收所述单端信号和所述偏置电源信号,并对所述单端信号的电压进行钳位处理,生成钳位电流信号;
迟滞缓冲模块,连接所述钳位电流比较模块,用于接收所述钳位电流信号,并对所述钳位电流信号进行迟滞缓冲处理生成驱动信号。
在一个实施例中,所述轨到轨迟滞比较电路还包括:
偏置电源模块,与所述轨到轨输入模块和所述钳位电流比较模块连接,用于为所述轨到轨输入模块和所述钳位电流比较模块提供偏置电源信号。
在一个实施例中,所述偏置电源模块为共源共栅电流镜。
在一个实施例中,所述轨到轨输入模块包括:第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第五PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第五NMOS管、第六NMOS管、第七NMOS管、第八NMOS管和参考信号接收NMOS管;其中,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市国微电子有限公司,未经深圳市国微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210519640.8/2.html,转载请声明来源钻瓜专利网。