[发明专利]计数器电路在审
申请号: | 202210562822.3 | 申请日: | 2022-05-23 |
公开(公告)号: | CN114822624A | 公开(公告)日: | 2022-07-29 |
发明(设计)人: | 谷银川 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22;G11C7/10;G11C7/20 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 张芳;刘芳 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 计数器 电路 | ||
本申请提供一种计数器电路,包括:加法模块、减法模块和多个控制模块;加法模块,包括对应二进制位的多级计数模块;每级计数模块,用于根据加数信号和本级当前输出的本位值,获得进位信号和本次本位值;向下一级计数模块输出进位信号,以及响应于第一时钟锁存本次本位值,响应于第二时钟向计数模块的输出端输出本次本位值;减法模块,与多级计数模块连接,用于根据当前的加计数结果和减数信号,计算获得当前的减计数结果;以及,响应于第一刷新指令,输出减计数结果;多个控制模块与多级计数模块一一对应,用于响应于第二刷新指令,向对应的计数模块输出减计数结果的对应位,作为该计数模块当前输出的本位值。本方案能够实现加减计数功能。
技术领域
本申请涉及存储器技术,尤其涉及一种计数器电路。
背景技术
伴随存储器技术的发展,存储器被广泛应用在多种领域,比如,动态随机存取存储器(Dynamic Random Access Memory,简称DRAM)的使用非常广泛。
实际应用中,存储器通常需要具备计数功能,以支持存储器的工作。比如,计数功能不仅可以用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。因此,需要提供一种计数器电路来实现计数功能。
发明内容
本申请的实施例提供一种计数器电路。
根据一些实施例,本申请第一方面提供计数器电路,包括:加法模块、减法模块和多个控制模块;所述加法模块,包括对应二进制位的多级计数模块;每级计数模块,用于根据加数信号和本级当前输出的本位值,获得进位信号和本次本位值;向下一级计数模块输出所述进位信号,以及响应于第一时钟锁存所述本次本位值,响应于第二时钟向所述计数模块的输出端输出所述本次本位值;其中,首级计数模块的加数信号为高电平信号,非首级计数模块的加数信号为上一级计数模块输出的进位信号;所述减法模块,与所述多级计数模块连接,用于根据当前的加计数结果和减数信号,计算获得当前的减计数结果;以及,响应于第一刷新指令,输出所述减计数结果;其中,所述加计数结果为所述多级计数模块输出的本次本位值组成的多位信号,所述减计数结果包括多位信号;所述多个控制模块与所述多级计数模块一一对应,每个所述控制模块与对应的计数模块和所述减法模块连接,用于响应于第二刷新指令,向对应的计数模块输出所述减计数结果的对应位,作为该计数模块当前输出的本位值;其中,每级计数模块输出的本位值组成所述计数器电路的输出,该输出为计数结果的二进制表示;所述第一时钟和所述第二时钟基于系统时钟划分得到,所述第一刷新指令和所述第二刷新指令基于刷新指令划分得到。
在一些实施例中,所述计数模块包括:计算模块、第一锁存模块和第二锁存模块;其中,所述计算模块,与所述第二锁存模块和下一级计数模块的计算模块连接,用于根据所述加数信号和所述第二锁存模块当前输出的本位值,获得所述进位信号和所述本次本位值,并向所述下一级计数模块的计算模块输出所述进位信号;第一锁存模块,与所述计算模块和所述第二锁存模块连接,用于响应所述第一时钟的到来,将所述本次本位值传至所述第二锁存模块,以及响应所述第一时钟的结束,锁存所述本次本位值;第二锁存模块,用于响应所述第二时钟的到来,向所述计数模块的输出端输出所述本次本位值,以及响应所述第二时钟的结束,锁存所述本次本位值。
在一些实施例中,所述计算模块包括:加法器;所述加法器的第一输入端与所述加数信号连接,所述加法器的第二输入端与所述第二锁存模块的输出端连接;所述加法器的进位端与下一级计数模块连接;所述加法器的和数端,与所述第一锁存模块连接,用于输出所述本次本位值。
在一些实施例中,所述第一锁存模块包括:第一传输单元和第一锁存单元;所述第一传输单元与所述计算模块和所述第一锁存单元连接,所述第一传输单元的控制端连接所述第一时钟,用于响应所述第一时钟的到来导通传输;以及,响应所述第一时钟的结束断开传输;所述第一锁存单元与所述第二锁存模块连接,所述第一锁存单元的控制端连接所述第一时钟的反相信号,用于响应所述第一时钟的到来,输出所述本次本位值至所述第二锁存模块;以及,响应所述第一时钟的结束,锁存所述本次本位值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210562822.3/2.html,转载请声明来源钻瓜专利网。