[发明专利]一种新型三级运放间接频率补偿电路在审
申请号: | 202210675594.0 | 申请日: | 2022-06-15 |
公开(公告)号: | CN115001408A | 公开(公告)日: | 2022-09-02 |
发明(设计)人: | 奚冬杰;徐晴昊;李现坤 | 申请(专利权)人: | 中国电子科技集团公司第五十八研究所 |
主分类号: | H03F1/14 | 分类号: | H03F1/14;H03F1/56;H03F3/45 |
代理公司: | 无锡派尔特知识产权代理事务所(普通合伙) 32340 | 代理人: | 杨强;杨立秋 |
地址: | 214000 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 新型 三级 间接 频率 补偿 电路 | ||
1.一种新型三级运放间接频率补偿电路,其特征在于,包括第一电阻RA、第二电阻RB、第一电容CC1、第二电容CC2、NMOS管MN1~NMOS管MN8以及PMOS管MP1~PMOS管MP6;
NMOS管MN1~MN5、PMOS管MP1~MP2为运放第一增益级;NMOS管MN6~MN7、PMOS管MP3~MP5为运放第二增益级;NMOS管MN8和PMOS管MP6为第三增益级,第二电阻RB和第一电容CC1、第一电阻RA和第二电容CC2为间接频率补偿网络。
2.如权利要求1所述的新型三级运放间接频率补偿电路,其特征在于,所述第一电阻RA的上端接节点A,下端接所述第二电容CC2的上端;所述第二电阻RB的上端接节点B,下端接所述第一电容CC1的上端;所述第一电容CC1的上端接第二电阻RB的下端,下端同时接PMOS管MP5的漏端和NMOS管MN7的漏端;所述第二电容CC2的上端接第一电阻RA的下端,下端同时接PMOS管MP6的漏端和NMOS管MN8的漏端。
3.如权利要求2所述的新型三级运放间接频率补偿电路,其特征在于,所述NMOS管MN1的漏端接节点B,栅端接运放负输入端信号VIN_N,源端接NMOS管MN5的漏端;NMOS管MN2的漏端接节点A,栅端接运放正输入端信号VIN_P,源端接NMOS管MN5的漏端;NMOS管MN3的漏端接PMOS管MP5的栅端,栅端接运放负输入端信号VIN_N,源端接节点B;NMOS管MN4的漏端接PMOS管MP4的栅端,栅端接运放正输入端信号VIN_P,源端接节点A;NMOS管MN5的漏端同时接NMOS管MN1的源端和NMOS管MN2的源端,NMOS管MN5的栅端接NMOS管偏置电压信号Vbias_N,源端接GND;NMOS管MN6的漏端接PMOS管MP4的漏端,栅端接NMOS管MN7的栅端,源端接GND;NMOS管MN7的漏端接PMOS管MP5的漏端,栅端接NMOS管MN6的漏端,源端接GND;NMOS管MN8的漏端接运放输出VOUT,栅端接NMOS管MN7的漏端,源端接GND。
4.如权利要求3所述的新型三级运放间接频率补偿电路,其特征在于,所述PMOS管MP1的漏端接NMOS管MN3的漏端,栅端接自身的漏端,源端接电源VDD;PMOS管MP2的漏端接NMOS管MN4的漏端,栅端接PMOS管MP1的栅端,源端接VDD;PMOS管MP3的漏端同时接PMOS管MP4的源端和PMOS管MP5的源端,栅端接PMOS管偏置电压信号Vbias_P,源端接VDD;PMOS管MP4的漏端接NMOS管MN6的漏端,栅端接PMOS管MP2的漏端,源端接PMOS管MP3的漏端;PMOS管MP5的漏端接NMOS管MN7的漏端,栅端接PMOS管MP1的漏端,源端接PMOS管MP3的漏端;PMOS管MP6的漏端接VOUT,栅端接PMOS管MP2的漏端,源端接VDD。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十八研究所,未经中国电子科技集团公司第五十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210675594.0/1.html,转载请声明来源钻瓜专利网。