[发明专利]用于错误校正的设备、系统和方法在审
申请号: | 202210896329.5 | 申请日: | 2020-12-21 |
公开(公告)号: | CN115373893A | 公开(公告)日: | 2022-11-22 |
发明(设计)人: | 藤原敬典;V·科蒂;C·G·维杜威特;J·M·约翰逊;K·G·韦哈恩 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G11C29/42;G11C11/4063;G11C11/408;G11C8/08;G11C8/10 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 错误 校正 设备 系统 方法 | ||
1.一种设备,其包括:
存储器组,其包括各自位于字线和数字线的相交处的多个存储器单元,其中所述多个存储器单元中的每一者配置成存储多个信息位中的一者;
错误代码校正ECC电路,其配置成接收第一组信息作为第一存取操作的部分,且接收第二组信息作为第二存取操作的部分,其中所述第一组信息与所述多个存储器单元中不邻近于与所述第一组信息相关联的其它存储器单元的那些存储器单元相关联,且所述第二组信息与所述多个存储器单元中不邻近于与所述第二组相关联的其它存储器单元的那些存储器单元相关联。
2.根据权利要求1所述的设备,其进一步包括多个多路复用器,所述多个多路复用器配置成将所述ECC电路选择性地耦合到所述存储器单元中偶数编号的存储器单元或所述存储器单元中奇数编号的存储器单元。
3.根据权利要求2所述的设备,其中所述多个多路复用器配置成基于连同所述第一和所述第二存取操作一起提供的行地址的状态而切换。
4.根据权利要求3所述的设备,其中所述存储器组使用所述行地址的最高有效位以确定是否激活多个数字线中的偶数或奇数者。
5.根据权利要求1所述的设备,其中沿多个主输入/输出MIOT/B线中的奇数者提供所述第一组信息,且其中沿所述多个MIOT/B线中的偶数者提供所述第二组信息。
6.根据权利要求1所述的设备,其进一步包括行解码器,其中存储器阵列包括其间具有所述行解码器的第一部分和第二部分。
7.根据权利要求1所述的设备,其中所述第一存取操作包含在第一时间激活所述第一部分中的第一字线和第二字线,且其中所述第二存取操作包含在第二时间激活所述第二部分中的所述第一字线和所述第二字线。
8.根据权利要求1所述的设备,其中所述第一存取操作包含激活第一行区段中的第一字线和第二行区段中的第二字线,且其中所述第二存取操作包含激活所述第一行区段中的所述第一字线和所述第二行区段中的所述第二字线。
9.根据权利要求8所述的设备,其中与所述第一存取操作相关联的所述第一组信息包含在第一时间沿着所述第一行区段的偶数数字线和所述第二行区段的奇数数字线读出的数据,且其中与所述第二存取操作相关联的所述第二组信息包含在第二时间沿着所述第一行区段的奇数数字线和所述第二行区段的偶数数字线读出的数据。
10.根据权利要求8所述的设备,其中所述ECC电路配置成从所述第一部分接收数据和奇偶校验位,所述设备另外包括配置成从所述第二部分接收数据和奇偶校验位的第二ECC电路。
11.根据权利要求8所述的设备,其中所述设备为在x16模式下操作的存储器。
12.根据权利要求8所述的设备,其中所述第一字线和所述第二字线彼此不邻近。
13.根据权利要求1所述的设备,其中所述第一组信息包含数据位和基于那些数据位的奇偶校验位,且其中所述第二组信息包含数据位和基于那些数据位的奇偶校验位。
14.根据权利要求1所述的设备,其中所述第一存取操作在第一时间发生,且其中所述第二存取操作在不同于所述第一时间的第二时间发生。
15.根据权利要求1所述的设备,其中所述设备为在x8模式下操作的存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210896329.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:电子签约方法和系统、电子设备和存储介质
- 下一篇:一种非接触式自助报到系统