[发明专利]一种支持AHB协议的NorFlash存储控制器在审
申请号: | 202210947250.0 | 申请日: | 2022-08-09 |
公开(公告)号: | CN115292218A | 公开(公告)日: | 2022-11-04 |
发明(设计)人: | 王雄儒;赵鑫鑫;姜凯;李锐 | 申请(专利权)人: | 山东浪潮科学研究院有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/42 |
代理公司: | 济南泉城专利商标事务所 37218 | 代理人: | 刘德 |
地址: | 250101 山东省济南市*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 支持 ahb 协议 norflash 存储 控制器 | ||
1.一种支持AHB协议的NorFlash存储控制器,其特征在于,包括:
FPGA模块及NorFlash存储器,所述FPGA模块由AHB总线协议转换模块AHB_MUX、AHB从设备配置模块AHB_SLAVE、NorFlash存储器顶层控制模块AHB_FLASH_TOP、NorFlash存储器页写控制模块AHB_PAGE_WRITE、NorFlash存储器数据读取控制模块FLASH_READ及SPI驱动模块SPI_MASTER构成;
CPU发送读写指令到AHB总线,AHB总线协议转换模块AHB_MUX将接收的CPU读写指令进行解析,获得读写地址和需要写入的数据,将解析的结果发送至NorFlash存储器顶层控制模块AHB_FLASH_TOP,HB从设备配置模块AHB_SLAVE根据AHB协议要求发送从设备配置信息至NorFlash存储器顶层控制模块AHB_FLASH_TOP;
NorFlash存储器顶层控制模块AHB_FLASH_TOP根据CPU指令,将读写请求、读写地址、页写数据分别发送至NorFlash存储器页写控制模块AHB_PAGE_WRITE及NorFlash存储器数据读取控制模块FLASH_READ;
NorFlash存储器页写控制模块AHB_PAGE_WRITE接收到写指令、写地址、写数据后,依序将写指令、写使能、写入地址以及写入数据流发送至SPI驱动模块SPI_MASTER,SPI驱动模块SPI_MASTER按照SPI协议生成NorFlash驱动时钟,并将从NorFlash存储器页写控制模块AHB_PAGE_WRITE接收到的写指令、写使能、写入地址以及写入数据流依照时序按低位到高位顺序发送至NorFlash数据线,由NorFlash存储器对信息进行存储;
NorFlash存储器数据读取控制模块FLASH_READ接收到读指令、读地址、读数据后,依序将度指令、读使能、读地址以及读数据流发送至SPI驱动模块SPI_MASTER并等待接收由SPI驱动模块SPI_MASTER读取的NorFlash存储数据流,SPI驱动模块SPI_MASTER按照SPI协议生成NorFlash驱动时钟,并将从NorFlash存储器数据读取控制模块FLASH_READ接收到的读指令、读使能、读地址以及读数据流,依照时序按低位到高位顺序发送至NorFlash数据线,由NorFlash存储器对信息进行处理,并读取相应存储页面的数据。
2.根据权利要求1所述的支持AHB协议的NorFlash存储控制器,其特征在于:NorFlash存储器顶层控制模块AHB_FLASH_TOP的状态机包含四个状态,分别为:RD_IDLE、FLASH_READ、FLASH_WRITE、FLASH_RW_END,初始状态为RD_IDLE,当AHB总线协议转换模块AHB_MUX的读写请求到来时,NorFlash存储器顶层控制模块AHB_FLASH_TOP响应请求,将状态跳转至FLASH_READ或FLASH_WRITE,NorFlash存储器顶层控制模块AHB_FLASH_TOP发送地址并开始对读写数据计数,当计满256个Byte时,状态跳转回RD_IDLE状态并重新发送读写请求,进行新一轮读写状态跳转,直到完成所有数据读写任务,完成要求的数据量读写后,状态机由FLASH_READ或FLASH_WRITE跳转至FLASH_RW_END,完成一次读写任务。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东浪潮科学研究院有限公司,未经山东浪潮科学研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210947250.0/1.html,转载请声明来源钻瓜专利网。