[发明专利]基于多优先级的cache查询系统有效

专利信息
申请号: 202211154582.X 申请日: 2022-09-22
公开(公告)号: CN115242729B 公开(公告)日: 2022-11-25
发明(设计)人: 不公告发明人 申请(专利权)人: 沐曦集成电路(上海)有限公司
主分类号: H04L47/6275 分类号: H04L47/6275;G06F16/2455;G06F12/0877
代理公司: 北京锺维联合知识产权代理有限公司 11579 代理人: 丁慧玲
地址: 201306 上海市浦东新区中国(上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 优先级 cache 查询 系统
【说明书】:

发明涉及一种基于多优先级的cache查询系统,包括第一缓冲模块和N个cache接收端{C1,C2,…CN},M个发送端对应P个优先级{W1,W2,…WP};每一Ci对应一个地址请求范围Zi,Zi对应的cache包括Q个独立的cache区域{CXi1,CXi2,…CXiQ},当第一缓冲存模块为待发送的缓存请求信息确定对应的Ci时,基于缓存请求信息对应的发送端优先级所属的WRq确定对应的CXiq,将待发送的缓存请求信息发送至对应的CXiq中进行处理。本发明提高了多个发送端向多个cache发送请求信息的cache命中率和处理效率。

技术领域

本发明涉及计算机技术领域,尤其涉及一种基于多优先级的cache查询系统。

背景技术

在处理请求信息的场景中,通常会遇到多个发送端向多个接收端发送请求信息的情况,通常情况下,接收端需要通常需要一定时间来处理接收到的请求,且在处理过程中不能接收新的请求,现有技术中,通常在多个发送端和多个接收端之间设置一个FIFO对请求信息进行缓存,从而平衡多个发送端和多个接收端的带宽和处理速率。但是,不同发送端的响应速率不同,有些响应慢,有些响应快,如果将所通道的请求信息均缓存到一个FIFO中,则极易造成不同发送端的请求信息相互堵塞,缓存分发效率低。如果为每一发送端设置一个FIFO进行缓存,会占用大量的面积,浪费资源,降低性能。由此可知,如何提供一种合理的缓存分发技术,提高缓存分发效率成为亟待解决的技术问题。

此外,如果接收端为cache,应用场景为多个发送端向多个cache请求信息时,在缓存分发后,如果将响应速率不同的发送端对接同一个cache终端,则会降低cache命中率,从而影响了请求信息的处理效率,由此可知,如何提高多个发送端向多个cache发送请求信息的处理效率,也成为亟待解决的技术问题。

发明内容

本发明目的在于,提供一种基于多优先级的cache查询系统,提高了多个发送端向多个cache发送请求信息的cache命中率和处理效率。

本发明提供了一种基于多优先级的cache查询系统,包括第一缓冲模块和N个cache接收端,其中,

所述第一缓冲模块一端与M个发送端相连接,另一端与N个cache接收端{C1,C2,…CN}相连接,Ci表示第i个cache接收端,i的取值范围为1到N,所述第一缓冲存模块用于缓存所述M个发送端发送的请求信息,并向所述N个cache接收端分发请求信息,所述M个发送端对应P个优先级{W1,W2,…WP},W1,W2,…WP的优先级级别依次降低,P≤N,每一优先级对应至少一个发送端,{W1,W2,…WP}分为Q个优先级组{WR1,WR2,…WRQ},Q ≤P ,WRq-1中的最低优先级高于WRq中的最高优先级,q的取值范围为1到Q;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于沐曦集成电路(上海)有限公司,未经沐曦集成电路(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202211154582.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top